基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出了针对多核处理器的2级缓存L2 Cache设计方案,以高效地处理访存请求.采用优化的目录协议维护与1级缓存L1 Cache的数据一致性,并结合片上目录来维护L2 Cache之间及其与3级缓存L3 Cache之间的一致性;在L2 Cache设计中,提出了基于MESIA-F的Cache一致性协议,实现了最早返回取数数据的短流水线设计;采用相关链和远程链机制解决了监听应答导致的死锁问题;通过基于流水线的睡眠与唤醒技术降低了漏流功耗;通过细粒度门控时钟降低了其动态功耗.后端设计结果表明,经过优化设计的L2 Cache达到了频率2 GHz的设计目标,并已成功应用于某16核处理器芯片.
推荐文章
嵌入式GPU中二级高速缓存的设计与实现
嵌入式GPU
高速缓存控制器
Rseudo_LRU算法
多核密码处理器数据缓存机制研究
多核密码处理器
数据缓存
双RAM
基于边际增益的二级缓存动态分配策略
二级缓存
边际增益
缓存机制
缓存动态分配
访问模式
存储服务器缓存
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 频率2 GHz的16核处理器二级缓存设计
来源期刊 上海交通大学学报 学科 工学
关键词 多核处理器 2级缓存 MESIA-F协议
年,卷(期) 2013,(1) 所属期刊栏目
研究方向 页码范围 108-112,117
页数 分类号 TP332
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李永进 国防科学技术大学计算机学院 5 21 1.0 4.0
2 晏小波 国防科学技术大学计算机学院 3 2 1.0 1.0
3 邓让钰 国防科学技术大学计算机学院 4 14 2.0 3.0
4 衣晓飞 国防科学技术大学计算机学院 2 35 1.0 2.0
5 周宏伟 国防科学技术大学计算机学院 2 2 1.0 1.0
6 张英 国防科学技术大学计算机学院 5 31 2.0 5.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
多核处理器
2级缓存
MESIA-F协议
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
上海交通大学学报
月刊
1006-2467
31-1466/U
大16开
上海市华山路1954号
4-338
1956
chi
出版文献量(篇)
8303
总下载数(次)
20
总被引数(次)
98140
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导