作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文中硬件实现了一种非规则的低密度奇偶校验码在一定的约束条件下,利用具有一定结构的校验矩阵来降低编码复杂度的LDPC码,并给出了编码器设计实现原理、结构和基本组成.在Quartus 9.0软件平台上采用基于FPGA的Verilog硬件描述语言,在Ahera的Cyclone系列型号为EP1C6Q240C8N的芯片硬件平台实现了整个编码过程中所有模块的功能,并通过Matlab验证了编码结果的正确性.同时,该编码方案还可灵活应用于不同码长的系统中.
推荐文章
DVB-S2中LDPC码编码器的FPGA设计与实现
DVB-S2
LDPC码
FPGA
编码器
一种LDPC码编码器设计方案的研究
LDPC码
编码器
奇偶校验矩阵
设计
多码率并行LDPC编码器的设计与实现
低密度奇偶校验码
多码率
并行编码器
多码长码率兼容的多元LDPC码及编码器设计
多码长码率兼容
多元LDPC
编码器
5G
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 非规则LDPC码编码器的FPGA实现
来源期刊 电子科技 学科 工学
关键词 π-旋转LDPC码 非规则 FPGA Verilog
年,卷(期) 2014,(5) 所属期刊栏目 电子·电路
研究方向 页码范围 51-55
页数 5页 分类号 TN762
字数 3719字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 徐伟 哈尔滨工程大学信息与通信工程学院 44 515 11.0 21.0
2 于湃 哈尔滨工程大学信息与通信工程学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (15)
共引文献  (6)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1962(2)
  • 参考文献(1)
  • 二级参考文献(1)
1990(2)
  • 参考文献(0)
  • 二级参考文献(2)
1996(2)
  • 参考文献(1)
  • 二级参考文献(1)
2001(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(1)
  • 二级参考文献(1)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(4)
  • 参考文献(0)
  • 二级参考文献(4)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(2)
  • 参考文献(0)
  • 二级参考文献(2)
2017(1)
  • 参考文献(0)
  • 二级参考文献(1)
2014(2)
  • 参考文献(0)
  • 二级参考文献(2)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
π-旋转LDPC码
非规则
FPGA
Verilog
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技
月刊
1007-7820
61-1291/TN
大16开
西安电子科技大学
1987
chi
出版文献量(篇)
9344
总下载数(次)
32
总被引数(次)
31437
论文1v1指导