原文服务方: 科技与创新       
摘要:
介绍了两类具有代表性的高性能非系统前馈卷积码编码器的编码原理及过程,用超高速硬件描述语言VHDL编程实现了这两种编码器,波形仿真及下栽到现场可编程门阵列FPGA芯片上运行的结果表明了设计的正确性和实用性.由于该设计具有通用性,此方法能非常方便地用于同类型卷积码编码器的设计,在无线通信领域可发挥重要作用.
推荐文章
基于FPGA的移动通信中卷积码编码器设计
卷积码
编码器
现场可编程门阵列
VHDL
基于VHDL语言的卷积码编解码器的设计
卷积码
编解码器
VHDL
MAX+PlusⅡ
基于FPGA的卷积码Viterbi译码器性能研究
卷积码
Viterbi译码
VHDL
幸存路径
基于CPLD的卷积码编解码器的设计
卷积码
编码器
解码器
复杂可编程逻辑器件
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于VHDL的非系统前馈卷积码编码器设计
来源期刊 科技与创新 学科
关键词 非系统前馈 卷积码 编码器 现场可编程门阵列
年,卷(期) 2010,(18) 所属期刊栏目
研究方向 页码范围 196-198
页数 分类号 TN47
字数 语种 中文
DOI 10.3969/j.issn.2095-6835.2010.18.080
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 蔡烁 长沙理工大学计算机与通信工程学院 18 26 3.0 4.0
2 曹伟 长沙理工大学计算机与通信工程学院 9 35 3.0 5.0
3 王新 长沙理工大学计算机与通信工程学院 13 15 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (4)
参考文献  (2)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
非系统前馈
卷积码
编码器
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导