基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对SDRAM控制器设计复杂且可复用性低的特点,基于VerilogHDL提出了一种简单且可灵活定制异步FIFO的SDRAM控制器实现。图像预处理时经常会用到SDRAM来作为缓存,SDRAM的工作频率很高,所以一般会用异步FIFO缓存数据匹配它的频率,但是每次都重新设计FIFO的控制显然太繁琐。本设计结合FPGA的特点一方面简化SDRAM的控制时序提高了系统性能,另一方面在控制器中嵌入多路异步FIFO,当面对不同的设计需要时只需给设计关心的异步FIFO加载上数据、时钟、深度以及地址则可。既节约了逻辑资源又实现了重复使用的目的为后续设计节省了时间。
推荐文章
基于AMBA-AHB总线的SDRAM控制器设计
AMBA总线
SDRAM控制器
FPGA
Modelsim仿真
基于FPGA的多通道FIFO存储控制器的设计与实现
FIFO
有限状态机
VerilogHDL
ModelSim
FPGA
存储控制器
轮询时间
资源利用率
基于FPGA的SDRAM控制器设计
SDRAM
FPGA
雷达光栅显示
视频存储器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 多FIFO灵活定制SDRAM控制器设计
来源期刊 电子世界 学科
关键词 灵活定制 异步FIFO 多通道 SDRAM VerilogHDL
年,卷(期) 2014,(7) 所属期刊栏目 设计应用
研究方向 页码范围 143-144,145
页数 3页 分类号
字数 2906字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘昌华 武汉轻工大学数学与计算机学院 21 22 3.0 4.0
2 丁国栋 武汉轻工大学数学与计算机学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (32)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(5)
  • 参考文献(2)
  • 二级参考文献(3)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2014(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
灵活定制
异步FIFO
多通道
SDRAM
VerilogHDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子世界
半月刊
1003-0522
11-2086/TN
大16开
北京市
2-892
1979
chi
出版文献量(篇)
36164
总下载数(次)
96
论文1v1指导