基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对在FPGA内部产生高速m序列时,处理时钟频率远低于数据生成速率的问题,采用延迟法、等效法和代换法3种方式,设计了并行m序列产生的并行结构,并在FPGA上进行了实现。经过测试,生成的并行m序列完全符合标准格式要求。这种并行结构在高速通信系统中的加解扰、误码测试和编译码测试等环节取得了较好的应用效果。
推荐文章
FPGA实现高速全并行DFT/IDFT处理器的设计
数字信号处理
现场可编程门阵列
快速傅里叶变换
加窗运算
基于FPGA高速并行采样技术的研究
交错采样
高速采样时钟
同步接收
信号处理
基于FPGA可配置m序列发生器的设计与实现
FPGA
m序列
信号发生器
移位寄存器
ModelSim仿真软件
光跳频通信系统
多相并行FIR滤波器的FPGA高速实现方法
FIR滤波器
多相分解
FPGA
高速
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 FPGA高速并行m序列的设计
来源期刊 无线电工程 学科 工学
关键词 PN序列 并行结构 高速通信
年,卷(期) 2015,(7) 所属期刊栏目 信号与信息处理
研究方向 页码范围 24-26
页数 3页 分类号 TN76
字数 1656字 语种 中文
DOI 10.3969/j.issn.1003-3106.2015.07.07
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 郝志松 中国电子科技集团公司第五十四研究所 10 54 4.0 7.0
2 李荷 中国电子科技集团公司第五十四研究所 2 4 1.0 2.0
3 赵贤明 中国电子科技集团公司第五十四研究所 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (15)
共引文献  (4)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(7)
  • 参考文献(0)
  • 二级参考文献(7)
2012(2)
  • 参考文献(2)
  • 二级参考文献(0)
2013(3)
  • 参考文献(3)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
PN序列
并行结构
高速通信
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
无线电工程
月刊
1003-3106
13-1097/TN
大16开
河北省石家庄市174信箱215分箱
18-150
1971
chi
出版文献量(篇)
5453
总下载数(次)
12
总被引数(次)
20875
论文1v1指导