基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了满足多通道1394b串行收发器芯片对时钟恢复电路锁定时间和相位精度的需求,文中提出了一种快速锁定时钟恢复电路,通过循环移位寄存器控制模拟插值器来实现。该时钟恢复电路通过环形振荡器产生多相时钟,并通过基于差分电荷泵的PLL电路降低了输出时钟信号的抖动;通过将输入数据相位与多相时钟信号进行比较,确定合成输出时钟信号需要的输入时钟相位;通过循环移位寄存器控制模拟插值器的电流,改变输出时钟相位,直至其与输入数据相位锁定。该电路可以解决延迟锁相环时钟恢复电路速度和精度不够的问题。该电路在0.13μm CMOS工艺下实现,可以工作于0.1~1 GHz。当工作电压为1.2 V,输入数据速率为1 Gbps时,电路的功耗为0.8 mW,最小相位变化为3.5 mUI。
推荐文章
一种高性能盲过采样时钟数据恢复电路的实现
盲过采样
时钟数据恢复
滤波整形电路
FPGA
一种应用于隔离通讯芯片的全数字时钟数据恢复电路
时钟数据恢复
隔离通讯
抖动抑制算法
高速CMOS时钟数据恢复电路的设计与仿真
时钟数据恢复
双环半速率结构
相位插值
数字滤波器
CMOS2.5 Gb/s时钟恢复电路设计
光纤通信
同步数字体系
时钟恢复电路
CMOS
预处理
锁相环
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种1394b PHY快速锁定时钟恢复电路的设计
来源期刊 计算机技术与发展 学科 工学
关键词 模拟插值器 差分电荷泵 时钟恢复 快速锁定
年,卷(期) 2015,(3) 所属期刊栏目 应用开发研究
研究方向 页码范围 146-149
页数 4页 分类号 TP31
字数 2986字 语种 中文
DOI 10.3969/j.issn.1673-629X.2015.03.033
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 田泽 122 777 15.0 20.0
2 王晋 6 3 1.0 1.0
3 唐龙飞 5 3 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (16)
共引文献  (23)
参考文献  (10)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1980(1)
  • 参考文献(0)
  • 二级参考文献(1)
1993(2)
  • 参考文献(0)
  • 二级参考文献(2)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(3)
  • 参考文献(0)
  • 二级参考文献(3)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(3)
  • 参考文献(0)
  • 二级参考文献(3)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(1)
  • 二级参考文献(1)
2002(2)
  • 参考文献(1)
  • 二级参考文献(1)
2003(5)
  • 参考文献(4)
  • 二级参考文献(1)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
模拟插值器
差分电荷泵
时钟恢复
快速锁定
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机技术与发展
月刊
1673-629X
61-1450/TP
大16开
西安市雁塔路南段99号
52-127
1991
chi
出版文献量(篇)
12927
总下载数(次)
40
总被引数(次)
111596
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导