作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了Turbo乘积码(TPC)的编译码原理,并对TPC码字结构进行了分析.在高斯信道下给出了子码为扩展汉明码(64,57,4)的TPC码的误码率性能,并对编译码器的模块设计进行说明,同时采用Altera公司的EP2S180芯片完成了方案验证.结果表明,在系统时钟为100 MHz的情况下,译码时延约为44μs,可较好地满足实时性需求.
推荐文章
三维TPC译码器的设计及FPGA实现
三维TPC
Chase算法
软输入软输出
FPGA实现
基于VHDL的TPC译码器设计
TPC码
软判决译码
透代译码
VHDL
FPGA
Reed-Solomon编译码器的设计与FPGA实现
Reed-Solomon编译码
ME算法
FPGA
verilog语言
基于FPGA的高效CTC译码器设计与实现
增强型Max-log-MAP算法
CTC译码器
交织器
滑动窗算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的TPC编译码器设计与实现
来源期刊 电子科技 学科 工学
关键词 Turbo乘积码 迭代译码 FPGA实现
年,卷(期) 2015,(5) 所属期刊栏目 图像·编码与软件
研究方向 页码范围 121-123
页数 3页 分类号 TN911.22
字数 1961字 语种 中文
DOI 10.16180/j.cnki.issn1007-7820.2015.05.035
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李超 中国电子科技集团公司第20研究所通信部 23 81 5.0 8.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (22)
共引文献  (5)
参考文献  (8)
节点文献
引证文献  (2)
同被引文献  (7)
二级引证文献  (2)
1954(1)
  • 参考文献(0)
  • 二级参考文献(1)
1960(1)
  • 参考文献(0)
  • 二级参考文献(1)
1972(2)
  • 参考文献(0)
  • 二级参考文献(2)
1996(2)
  • 参考文献(1)
  • 二级参考文献(1)
1998(7)
  • 参考文献(1)
  • 二级参考文献(6)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(3)
  • 参考文献(1)
  • 二级参考文献(2)
2004(3)
  • 参考文献(0)
  • 二级参考文献(3)
2005(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2012(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(2)
  • 引证文献(1)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
Turbo乘积码
迭代译码
FPGA实现
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技
月刊
1007-7820
61-1291/TN
大16开
西安电子科技大学
1987
chi
出版文献量(篇)
9344
总下载数(次)
32
总被引数(次)
31437
论文1v1指导