基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
相变存储器(phase change memory,PCM)凭借字节可寻址,读取速度快(纳秒级),高存储密度,低能耗等优点,在目前基于DRAM(dynamic random access memory)的主存扩展达到瓶颈的情形下,已经成为最具前途的主存存储介质之一,但是PCM有高写延迟,寿命有限等缺陷,因此出现了DRAM/PCM混合主存架构。提出了一种以减少PCM写和保持命中率为目标的混合主存管理算法——写感知的CLOCK算法(CLOCK with a write-aware strategy,CLOCKW)。已有研究主要基于写临近信息(recency of writes,RW)来预测页面写热度,CLOCKW引入内在写距离(inter-write-distance,IWD)概念,并结合写临近信息来预测页面写热度,从而把写密集页面放置在DRAM。此外,CLOCKW通过记录有限的历史写操作信息,将新置换进的页面放在合适的存储介质,避免不必要的页面迁移。最后,基于CLOCK算法的CLOCKW满足虚拟主存管理的低代价要求。实验显示,CLOCKW在保持命中率前提下,可以有效减少PCM写次数。
推荐文章
基于PCRAM主存系统的访问机制
相变随机访问存储器
主存系统
能量损耗
写寿命
基于PCM的混合主存系统
相变存储器
非易失性
内存系统
主存结构
写优化
磨损均衡
主存储器访问调度技术研究
Bank
预充电
Row激活
Column读写
访问调度
SMPL
基于SRAM和PRAM混合主存设计
混合存储器
PRAM存储器
SRAM写缓存
低功耗
写操作次数
替换算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 PCM混合主存系统的写感知主存管理算法
来源期刊 计算机科学与探索 学科 工学
关键词 相变存储器 混合主存 写感知 主存管理
年,卷(期) 2016,(6) 所属期刊栏目 数据库技术
研究方向 页码范围 799-810
页数 12页 分类号 TP316.1
字数 8563字 语种 中文
DOI 10.3778/j.issn.1673-9418.1603007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 岳丽华 中国科学技术大学计算机科学与技术学院 98 866 15.0 24.0
2 郭有强 蚌埠学院计算机科学与技术系 42 134 7.0 9.0
3 吴章玲 中国科学技术大学计算机科学与技术学院 2 43 2.0 2.0
4 何爱华 蚌埠学院计算机科学与技术系 9 7 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (19)
共引文献  (20)
参考文献  (6)
节点文献
引证文献  (2)
同被引文献  (12)
二级引证文献  (0)
1968(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(5)
  • 参考文献(1)
  • 二级参考文献(4)
2012(4)
  • 参考文献(2)
  • 二级参考文献(2)
2013(6)
  • 参考文献(0)
  • 二级参考文献(6)
2014(3)
  • 参考文献(1)
  • 二级参考文献(2)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
相变存储器
混合主存
写感知
主存管理
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机科学与探索
月刊
1673-9418
11-5602/TP
大16开
北京市海淀区北四环中路211号北京619信箱26分箱
82-560
2007
chi
出版文献量(篇)
2215
总下载数(次)
4
总被引数(次)
10748
论文1v1指导