基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为提高算法的效率, 降低密钥运算的复杂度, 提升密钥抵抗强力攻击和时间攻击能力, 提出一种AES的算法方案. 阐述了AES算法原理及片上系统执行AES的工作流程, 基于8051软核AES算法IP原理、 设计流程以及硬件模块的实现方案, 并给出了效率分析及在硬件平台上的验证结果. 仿真结果显示, 用查表法实现AES, 其IP核具有高效性, 并可为密码SoC产品的开发体统算法引擎支持. 相比较于以往的算法模型, 该方案用少量面积换取速度, 大幅提高了算法的效率, 因此具备良好的应用价值.
推荐文章
AES算法中SubBytes变换的高速硬件实现
AES
SubBytes
有限域
流水线
AES算法的高速实现
AES算法
流水线
轮操作
高吞吐率XTS-AES加密算法的硬件实现
高速存储
高吞吐率
并行全流水结构
XTS-AES加密算法
基于FPGA的AES算法芯片设计实现
高级加密标准
流水线
现场可编程门阵列
专用集成电路
吞吐率
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于51核的AES算法高速硬件设计与实现
来源期刊 电子科技 学科 工学
关键词 对称加密 AES算法 IP核 片上系统 解密
年,卷(期) 2016,(1) 所属期刊栏目 协议·算法及仿真
研究方向 页码范围 36-39
页数 4页 分类号 TN918.4|TP309.7
字数 1910字 语种 中文
DOI 10.16180/j.cnki.issn1007-7820.2016.01.010
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 曾小波 湖南理工职业技术学院太阳能工程系 32 72 5.0 6.0
2 焦歆 2 3 1.0 1.0
3 易志中 2 4 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (24)
共引文献  (34)
参考文献  (9)
节点文献
引证文献  (1)
同被引文献  (0)
二级引证文献  (0)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(5)
  • 参考文献(1)
  • 二级参考文献(4)
2006(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(5)
  • 参考文献(0)
  • 二级参考文献(5)
2008(2)
  • 参考文献(0)
  • 二级参考文献(2)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(8)
  • 参考文献(1)
  • 二级参考文献(7)
2011(3)
  • 参考文献(1)
  • 二级参考文献(2)
2012(2)
  • 参考文献(2)
  • 二级参考文献(0)
2013(2)
  • 参考文献(2)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
对称加密
AES算法
IP核
片上系统
解密
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技
月刊
1007-7820
61-1291/TN
大16开
西安电子科技大学
1987
chi
出版文献量(篇)
9344
总下载数(次)
32
总被引数(次)
31437
论文1v1指导