作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文介绍了一个应用于DRAM芯片的延迟时间稳定的时钟树驱动电路.所述的时钟树驱动电路采用一种随电压变化不敏感的驱动电路设计,以保证在驱动电路的供电电压发生过冲或者是有压降时,时钟树驱动电路的延迟时间能够保持相对稳定,从而保证输出数据时序稳定,实现较好的数据输出眼图.
推荐文章
门电路延迟时间的Multisim仿真测试方案
门电路
延迟时间
Multisim
仿真测试
一种包含非理想维修的延迟时间模型
延迟时间模型
非理想维修
比例役龄消减
最优检测周期
一种多通道时钟分频和触发延迟电路的设计
EAST
时钟分频
触发延时
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 DRAM中一种延迟时间稳定的时钟树驱动电路
来源期刊 中国新通信 学科
关键词 时钟树 延迟时间 模拟集成电路
年,卷(期) 2016,(11) 所属期刊栏目 互联网+健康
研究方向 页码范围 136-137
页数 2页 分类号
字数 855字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 贾雪绒 3 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2016(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
时钟树
延迟时间
模拟集成电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
中国新通信
半月刊
1673-4866
11-5402/TN
大16开
北京市朝阳去北土城西路16号友城大厦231室
2-76
1999
chi
出版文献量(篇)
35628
总下载数(次)
119
总被引数(次)
47466
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导