基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
提出一种新型的具有两步式结构的时间数字转换器.基于传统的包含粗量与细量二级TDC的结构,通过对延时器的数量与部位的重新调整,对传统电路结构做出了改进,大大降低了电路的复杂度,进而节省了整个时间数字转换器的功耗和面积.同时出针对时间放大器的非线性问题,提出了一种新的在线校准方案,无需额外配置校准电路就可以实现对时间放大器的非线性的在线校准.基于16nm PTM Model对电路进行仿真,仿真结果显示最终的时间数字转换分辨率可达到1ps,微分非线性和积分非线性均小于最低有效位,在时钟频率为100MHz时功耗仅为0.17mW.
推荐文章
一种结合高精度TDC的快速全数字锁相环
全数字锁相环
时间数字转换器
相调电路
可编程逻辑门阵列
一种新型宽频域全数字锁相环的研究与设计
全数字锁相环
时间数字转换电路
双边沿触发数字环路滤波器
系统仿真
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
一种新型的时间域全数字锁相环Z域模型
全数字锁相环
带宽
相位裕度
Z域模型
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种应用于全数字锁相环的时间数字转换器设计
来源期刊 微处理机 学科 工学
关键词 时间放大器 时间数字转换器 两步式 全数字锁相环
年,卷(期) 2018,(4) 所属期刊栏目 大规模集成电路设计、制造与应用
研究方向 页码范围 1-4
页数 4页 分类号 TN47
字数 1687字 语种 中文
DOI 10.3969/j.issn.1002-2279.2018.04.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈岚 中国科学院微电子研究所 86 361 10.0 14.0
7 王海永 中国科学院微电子研究所 11 21 3.0 4.0
14 盖林冲 中国科学院微电子研究所 1 1 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (10)
共引文献  (5)
参考文献  (7)
节点文献
引证文献  (1)
同被引文献  (2)
二级引证文献  (0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(1)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(4)
  • 参考文献(0)
  • 二级参考文献(4)
2013(1)
  • 参考文献(0)
  • 二级参考文献(1)
2014(2)
  • 参考文献(2)
  • 二级参考文献(0)
2015(4)
  • 参考文献(1)
  • 二级参考文献(3)
2016(2)
  • 参考文献(2)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
时间放大器
时间数字转换器
两步式
全数字锁相环
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微处理机
双月刊
1002-2279
21-1216/TP
大16开
沈阳市皇姑区陵园街20号
1979
chi
出版文献量(篇)
3415
总下载数(次)
7
论文1v1指导