基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在数字图像处理过程中,二维模板卷积是一种重要的操作.提出一种基于现场可编程门阵列(field programmable gate array,FPGA)的可变模板滤波IP(intellectual property)核的设计方法,通过参数化的循环例化移位寄存器构建可灵活调整窗口大小的缓存结构,采用只读寄存器(read-only memory,ROM)载入模板滤波系数,并利用加法树模块实现快速累加.相比传统组合扩展方法,本设计充分节约了硬件资源,简化了电路设计,提供了便捷的调用接口,只需修改参数便可灵活调整卷积结构,适用于任意窗口大小、任意模板系数、任意图像大小和数据位宽的卷积运算,具有良好的通用性和可维护性.
推荐文章
基于IP核的FIR滤波器在新型FPGA的实现
Stratix FPGA
IP核
FIR滤波器
数字正交变换
基于IP核FIR滤波器的设计与FPGA实现
FIR
IP核
FPGA
时域卷积
波形验证
基于 FPGA 的 DDS IP 核的研究与设计
DDS IP 核
streamlined
快速进位链
人机交互
一种基于FPGA的流水线8051 IP核的设计与实现
8051微处理器
流水线
FPGA
控制冒险
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的模板滤波IP核的设计与实现
来源期刊 深圳大学学报(理工版) 学科 工学
关键词 图像处理 卷积运算 现场可编程门阵列 模板滤波 IP核 卷积结构
年,卷(期) 2018,(6) 所属期刊栏目 电子与信息科学
研究方向 页码范围 622-628
页数 7页 分类号 TP752.1|T274.2
字数 5254字 语种 中文
DOI 10.3724/SP.J.1249.2018.06622
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 田劲东 深圳大学光电工程学院 20 194 8.0 13.0
2 李东 深圳大学光电工程学院 6 11 2.0 3.0
3 田勇 深圳大学光电工程学院 4 10 2.0 3.0
4 敖晟 深圳大学光电工程学院 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (4)
参考文献  (7)
节点文献
引证文献  (2)
同被引文献  (5)
二级引证文献  (0)
1999(3)
  • 参考文献(1)
  • 二级参考文献(2)
2006(3)
  • 参考文献(1)
  • 二级参考文献(2)
2007(3)
  • 参考文献(1)
  • 二级参考文献(2)
2010(2)
  • 参考文献(0)
  • 二级参考文献(2)
2011(2)
  • 参考文献(2)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2018(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
图像处理
卷积运算
现场可编程门阵列
模板滤波
IP核
卷积结构
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
深圳大学学报(理工版)
双月刊
1000-2618
44-1401/N
大16开
深圳市南山区深圳大学行政楼419室
46-206
1984
chi
出版文献量(篇)
1946
总下载数(次)
10
总被引数(次)
10984
论文1v1指导