基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
现场可编程门阵列(FPGA)在计算机视觉应用领域有着广阔的前景,然而FPGA有限的片上存储器资源难以满足应用场景下性能、尺寸和功率的需求.针对这个问题,研究片上存储器的资源分配,在最小化片上资源使用和整体功耗的前提下提出一种易于实现的分区平衡算法.实验结果表明,与商用FPGA高级综合工具相比,本文算法的利用率提高达60%,且动态功耗降低了约70%.在高级算法MeanShift跟踪的实验中,实验结果显示,分区算法可以在不影响关键性能的前提下降低总功耗高达30%.
推荐文章
基于FPGA的高速固态存储器优化设计
现场可编程门阵列
低压差分信号
高速存储
NANDFLASH
基于FPGA的外部存储器设计
雷达信号处理
FPGA
SDRAM
FLASH
存储器设计
用CPLD和FLASH存储器配置FPGA
FPGA配置
被动串行配置
FLASH存储器
控制器
大容量存储器的优化设计
大容量存储器
网络连接存储
存储区域网络
松散耦合
动态扩展
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 用于图像处理的FPGA存储器优化分配
来源期刊 计算机工程与科学 学科 工学
关键词 FPGA 图像处理 片上存储器 功耗 分区算法
年,卷(期) 2019,(11) 所属期刊栏目 高性能计算
研究方向 页码范围 1924-1929
页数 6页 分类号 TN492
字数 4210字 语种 中文
DOI 10.3969/j.issn.1007-130X.2019.11.004
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 梁鉴如 上海工程技术大学电子电气工程学院 34 54 4.0 5.0
2 陈凯峰 上海工程技术大学电子电气工程学院 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (3)
参考文献  (6)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2010(2)
  • 参考文献(1)
  • 二级参考文献(1)
2011(1)
  • 参考文献(0)
  • 二级参考文献(1)
2012(2)
  • 参考文献(1)
  • 二级参考文献(1)
2015(1)
  • 参考文献(0)
  • 二级参考文献(1)
2016(4)
  • 参考文献(2)
  • 二级参考文献(2)
2017(1)
  • 参考文献(0)
  • 二级参考文献(1)
2018(2)
  • 参考文献(2)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
FPGA
图像处理
片上存储器
功耗
分区算法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
总被引数(次)
59030
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导