基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
随着多核技术的发展,大数据、云计算、人工智能应用的普及,非易失性内存技术的逐步实用以及信息安全的迫切需求,作为数据处理核心部分的内存系统的设计显得极为重要,而现有的内存系统分析工具却由于各种缺陷已经无法满足研究人员的需求.在原有 HMTT 的基础上进行硬件级别的重新设计,在最新的DDR4-1 6 00 平台上实现了完整、高效、无失真地获取访存踪迹的功能,并在原有系统的基础上进一步提升了工具的可移植性.最后,使用该工具对最新的 SPEC CPU 2017 应用进行了访存踪迹的采集测试,并对收集到的访存踪迹信息进行了分析,进一步验证了本文工作的有效性,为今后的各类应用访存行为以及内存系统结构设计研究提供了强有力的工具支撑.
推荐文章
DDR4并行互连传输串扰特性仿真与分析
DDR4
近端串扰
远端串扰
时域分析
信号完整性
基于软硬件协同设计的解释器指令分派方法
解释器
指令分派
软硬件协同设计
虚拟机
优化
基于软硬件协同设计的内存虚拟化研究
软硬件协同设计
内存虚拟化
系统仿真
TLB
面向专用指令集处理器设计的软硬件协同验证
专用指令集处理器
硬件仿真
指令集模拟器
软硬件协同验证
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种支持DDR4的软硬件结合的访存踪迹收集分析工具集
来源期刊 计算机工程与科学 学科 工学
关键词 访存踪迹 FPGA DDR4 物理地址
年,卷(期) 2019,(6) 所属期刊栏目 高性能计算
研究方向 页码范围 973-980
页数 8页 分类号 TP303
字数 6815字 语种 中文
DOI 10.3969/j.issn.1007-130X.2019.06.003
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈明宇 中国科学院计算技术研究所 40 463 10.0 21.0
5 秦晓宁 2 0 0.0 0.0
6 李作骏 中国科学院计算技术研究所 2 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (9)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1992(1)
  • 参考文献(1)
  • 二级参考文献(0)
1994(1)
  • 参考文献(1)
  • 二级参考文献(0)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2002(2)
  • 参考文献(2)
  • 二级参考文献(0)
2011(2)
  • 参考文献(2)
  • 二级参考文献(0)
2014(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
访存踪迹
FPGA
DDR4
物理地址
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与科学
月刊
1007-130X
43-1258/TP
大16开
湖南省长沙市开福区德雅路109号国防科技大学计算机学院
42-153
1973
chi
出版文献量(篇)
8622
总下载数(次)
11
总被引数(次)
59030
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导