基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
Cache是处理器重要的存储模块,对处理器性能提升有着至关重要的作用.空间环境中,保护Cache免受软错误影响已成为设计新一代高可靠微处理器日益严峻的挑战.设计一种针对Cache Tag单错及邻位双错的低开销容错方法.可以保证Cache访问、Cache行填充和Cache行回写不受单位错误和邻位双错的影响,与传统SEC-FastTag容错方法相比,Tag单位及邻位双错容错能力得到提高.通过扩展FastTag结构优化设计,降低SEC-DAEC编解码逻辑带来的面积、功耗以及性能方面的开销.以四路组相连写回Cache为目标系统,与传统SEC-DAEC容错方法相比,本文提出的方法面积开销降低8.47%,功耗开销降低37.7%,关键路径时延减小0.13 ns.
推荐文章
一种高能效的比特重排序及扩展FastTag Cache单粒子效应容错方法
缓存标签阵列
SEU
比特重排序
扩展FastTag
高能效
对矿物中位错和位错增殖的几点认识
矿物位错
位错密度
应力
位错速度
一种通用DSP单端口指令Cache设计
DSP流水线
CACHE冲突
策略
一种硬件开销低的电路延时故障检测方法
延时故障检测
稳定性检测器
在线检测
硬件开销
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种针对Cache Tag单错及邻位双错的低开销容错方法
来源期刊 空间控制技术与应用 学科 航空航天
关键词 Cache Tag 容错 SEC-FastTag SEC-DAEC 扩展FastTag
年,卷(期) 2020,(1) 所属期刊栏目 短文
研究方向 页码范围 60-65
页数 6页 分类号 V19
字数 4402字 语种 中文
DOI 10.3969/j.issn.1674-1579.2020.01.009
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 华更新 27 113 6.0 10.0
2 高瑛珂 5 0 0.0 0.0
3 梁贤赓 4 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (9)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(2)
  • 参考文献(2)
  • 二级参考文献(0)
2012(3)
  • 参考文献(3)
  • 二级参考文献(0)
2014(2)
  • 参考文献(2)
  • 二级参考文献(0)
2020(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
Cache Tag
容错
SEC-FastTag
SEC-DAEC
扩展FastTag
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
空间控制技术与应用
双月刊
1674-1579
11-5664/V
大16开
北京市2729信箱
1975
chi
出版文献量(篇)
985
总下载数(次)
2
总被引数(次)
3306
论文1v1指导