基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对图像传感器中传统锁相环(PLL)存在的功耗高、抖动大,以及锁定时长等问题,提出了一种基于计数器架构的低功耗、低噪声、低抖动、快速锁定的分数分频全数字锁相环(ADPLL)设计方法.首先,采用动态调节锁定控制算法来降低回路噪声,缩短锁定时间.其次,设计了一个通用单元来实现数字时间转换器(DTC)和时间数字转换器(TDC)的集成,以降低该部分由于增益不匹配引起的抖动.基于180 nm CMOS工艺的仿真结果表明,在1.8 V电源电压下,该ADPLL能够实现250 MHz~2.8 GHz范围的频率输出,锁定时间为1.028 μs,当偏移载波频率为1 MHz时,相位噪声为-102.249 dBc/Hz,均方根抖动为1.7 ps.
推荐文章
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
一种全数字锁相环的设计与应用
现场可编程逻辑阵列(FPGA)
全数字式锁相环(ADPLL)
平滑源切换
稳态相差
锁定时间
一种可编程全数字锁相环的设计与实现
全数字锁相环
电子设计自动化
计算机仿真
可编程
一种基于FPGA的全数字锁相环设计
FPGA
verilogHDL
全数字锁相环(DPLL)
自动变模
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种应用于图像传感器的全数字锁相环设计
来源期刊 半导体光电 学科
关键词 全数字锁相环 DTC-TDC 动态调节锁定控制算法 快速锁定 低抖动
年,卷(期) 2021,(1) 所属期刊栏目 光电技术及应用
研究方向 页码范围 106-109
页数 4页 分类号 TN46
字数 语种 中文
DOI 10.16818/j.issn1001-5868.2021.01.019
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2021(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
全数字锁相环
DTC-TDC
动态调节锁定控制算法
快速锁定
低抖动
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
半导体光电
双月刊
1001-5868
50-1092/TN
大16开
重庆市南坪花园路14号44所内
1976
chi
出版文献量(篇)
4307
总下载数(次)
22
论文1v1指导