基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了实现多通道网络协议快速分析,设计了一款基于现场可编程门阵列(Field Programmable Gate Array,FPGA)的PCIe Gen3接口硬件板卡FBC-810x,用于服务器以及数据中心的网络协议解析加速.硬件上是由PCIe Gen3×16以及4个通道的QSFP28100 Gb/s串行通信的光模块接口堆叠而成,使用了Xilinx公司的Zynq UltraScale+器件,硬件最高支持400 Gb/s的网络加速卡.设计了400 Gb/s网络加速卡系统、时钟以及电源的方案,并对球状矩阵排列(Ball Grid Array,BGA)芯片扇出至PCIe端以及QSFP28光模块端传输线进行仿真,验证了设计可以满足高速信号的传输需求.
推荐文章
基于FPGA的硬件测试电路设计
硬件电路
测试技术
FPGA
仿真测试
基于DirectX的图形加速卡性能测试系统设计
立即模式
纹理过滤
单通道多纹理融合
帧速
IEEE1588协议硬件时间戳标记电路设计
IEEE1588
RMII
时钟同步
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的多端口网络协议解析加速卡硬件电路设计
来源期刊 通信技术 学科
关键词 400 Gb/s网络加速卡 信号完整性 PCIe QSFP28 S参数
年,卷(期) 2021,(6) 所属期刊栏目 工程与应用|Engineering & Application
研究方向 页码范围 1521-1528
页数 8页 分类号 TN929.1
字数 语种 中文
DOI 10.3969/j.issn.1002-0802.2021.06.036
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (4)
参考文献  (7)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2013(1)
  • 参考文献(1)
  • 二级参考文献(0)
2015(1)
  • 参考文献(1)
  • 二级参考文献(0)
2016(1)
  • 参考文献(1)
  • 二级参考文献(0)
2017(1)
  • 参考文献(1)
  • 二级参考文献(0)
2019(1)
  • 参考文献(1)
  • 二级参考文献(0)
2021(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
400 Gb/s网络加速卡
信号完整性
PCIe
QSFP28
S参数
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
通信技术
月刊
1002-0802
51-1167/TN
大16开
四川省成都高新区永丰立交桥(南)创业路8号
62-153
1967
chi
出版文献量(篇)
10805
总下载数(次)
35
论文1v1指导