基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
推荐文章
8位RISC_CPU可测性设计
可测性设计
扫描单元
内建自测试
基于硅虚拟原型的RISC CPU核物理设计
超深亚微米
物理设计
硅虚拟原型
分层设计方法
规划布局
布局布线
基于FPGA的RISC CPU设计
RISC CPU
FPGA
三级层次存储体系
WISHBOEN接口
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 单片RISC CPU便于系统设计
来源期刊 电子计算机 学科 工学
关键词 RISC CPU 微处理机 系统设计
年,卷(期) 1990,(1) 所属期刊栏目
研究方向 页码范围 17-23
页数 7页 分类号 TP368.1
字数 语种 中文
DOI
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
1990(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
RISC
CPU
微处理机
系统设计
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子计算机
双月刊
CN 32-1582/TP
江苏无锡33信箱811号
出版文献量(篇)
703
总下载数(次)
2
总被引数(次)
0
论文1v1指导