基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在本文中我们提出了一种具有极低通带宽度的二阶全数字锁相环,并采用了一些非线性的改进措施,使其具有一个相对较宽的牵出范围,从而可以用来恢复E1支路信号的时钟.经硬件实验证实,完全可以满足ITU-T对抖动抑制特性的要求.由于数字集成电路技术成熟,集成度远远高于模拟集成电路,因而采用全数字锁相环对系统的集成有明显的益处.
推荐文章
用于SDH 2Mb/s支路输出的一种全数字锁相环设计与实现
同步数字系列
抖动
锁相环
现场可编程门阵列
一种FPGA实现的全数字锁相环
锁相环
全数字
FPGA
逻辑仿真
一种全数字锁相环的设计与应用
现场可编程逻辑阵列(FPGA)
全数字式锁相环(ADPLL)
平滑源切换
稳态相差
锁定时间
一种基于全数字锁相环的2FSK解调方法
全数字锁相环
频移键控
在线可编程门阵列
VHSIC硬件编程语言
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种用于SDH 2Mbit/s支路输出口的全数字锁相环
来源期刊 通信学报 学科 工学
关键词 同步数字系列 锁相环 抖动
年,卷(期) 1998,(2) 所属期刊栏目 技术报告
研究方向 页码范围 0
页数 1页 分类号 TN91
字数 语种 中文
DOI 10.3321/j.issn:1000-436X.1998.02.008
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 葛宁 清华大学电子工程系 80 431 10.0 18.0
2 冯重熙 清华大学电子工程系 46 327 10.0 16.0
3 杨赞 清华大学电子工程系 35 367 8.0 19.0
4 史富强 清华大学电子工程系 4 13 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (3)
节点文献
引证文献  (9)
同被引文献  (1)
二级引证文献  (50)
1995(3)
  • 参考文献(3)
  • 二级参考文献(0)
1998(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2001(2)
  • 引证文献(2)
  • 二级引证文献(0)
2002(4)
  • 引证文献(2)
  • 二级引证文献(2)
2004(2)
  • 引证文献(0)
  • 二级引证文献(2)
2005(2)
  • 引证文献(1)
  • 二级引证文献(1)
2006(3)
  • 引证文献(1)
  • 二级引证文献(2)
2007(3)
  • 引证文献(1)
  • 二级引证文献(2)
2008(5)
  • 引证文献(2)
  • 二级引证文献(3)
2009(2)
  • 引证文献(0)
  • 二级引证文献(2)
2010(6)
  • 引证文献(0)
  • 二级引证文献(6)
2011(5)
  • 引证文献(0)
  • 二级引证文献(5)
2012(6)
  • 引证文献(0)
  • 二级引证文献(6)
2013(4)
  • 引证文献(0)
  • 二级引证文献(4)
2014(2)
  • 引证文献(0)
  • 二级引证文献(2)
2015(4)
  • 引证文献(0)
  • 二级引证文献(4)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(3)
  • 引证文献(0)
  • 二级引证文献(3)
研究主题发展历程
节点文献
同步数字系列
锁相环
抖动
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
通信学报
月刊
1000-436X
11-2102/TN
大16开
北京市丰台区成寿路11号邮电出版大厦8层
2-676
1980
chi
出版文献量(篇)
6235
总下载数(次)
17
论文1v1指导