基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文介绍了一种同步测周期计数器的设计,并基于该计数器设计了一个高精度的数字频率计.文中给出了计数器的VHDL编码,并对频率计的FPGA实现进行了仿真验证,给出了测试结果.
推荐文章
基于VHDL的高精度数字频率计的设计与实现
VHDL
频率测量
量化误差
EP2C20F484C7
基于FPGA芯片的数字频率计设计
数字频率计
FPGA
EDA
VHDL
基于FPGA的多功能全同步数字频率计设计
FPGA
多功能
全同步
频率计
VHDL
基于FPGA与DSP的等精度数字频率计设计
多周期同步测频法
FPGA
数字信号处理器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的同步测周期高精度数字频率计的设计
来源期刊 电子设计应用 学科
关键词 频率计 VHDL FPGA 周期测量
年,卷(期) 2004,(12) 所属期刊栏目 IC设计
研究方向 页码范围 74-76
页数 3页 分类号
字数 1921字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 宋政湘 西安交通大学电气工程学院 73 1616 21.0 39.0
2 王永良 西安交通大学电气工程学院 3 22 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (13)
同被引文献  (19)
二级引证文献  (67)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(2)
  • 引证文献(1)
  • 二级引证文献(1)
2009(2)
  • 引证文献(0)
  • 二级引证文献(2)
2010(6)
  • 引证文献(4)
  • 二级引证文献(2)
2011(9)
  • 引证文献(2)
  • 二级引证文献(7)
2012(10)
  • 引证文献(1)
  • 二级引证文献(9)
2013(10)
  • 引证文献(1)
  • 二级引证文献(9)
2014(5)
  • 引证文献(0)
  • 二级引证文献(5)
2015(11)
  • 引证文献(0)
  • 二级引证文献(11)
2016(10)
  • 引证文献(1)
  • 二级引证文献(9)
2017(7)
  • 引证文献(0)
  • 二级引证文献(7)
2018(5)
  • 引证文献(0)
  • 二级引证文献(5)
研究主题发展历程
节点文献
频率计
VHDL
FPGA
周期测量
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子设计应用
月刊
1672-139X
11-4916/TN
大16开
北京市
82-839
2002
chi
出版文献量(篇)
3145
总下载数(次)
1
总被引数(次)
7284
论文1v1指导