基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文介绍了一种48bit+24bit×24bit带饱和处理的MAC单元设计.在乘法器的设计中,采用改进的booth算法来减少部分积的数目,用由压缩单元组成的Wallace tree将产生的部分积相加,并将被加数作为乘法器的一个部分积参与到Wallace tree阵列中来完成乘加运算,同时增加了饱和检测和饱和值运算逻辑来实现饱和处理.
推荐文章
基于AltiVec技术的浮点乘加单元的设计
AltiVec
浮点乘加器
java模式
预规格化
高性能乘加单元设计
改进的booth算法
华莱士树
超前进位加法器
全流水线结构双精度浮点乘加单元的设计
乘加单元
流水线
非规格化数
一种具有饱和处理功能的24位并行乘加单元优化设计
乘加器
Booth编码
Wallace树
饱和检测
布局
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 带有饱和处理功能的并行乘加单元设计
来源期刊 电子设计应用 学科
关键词 booth算法 Wallace tree 饱和处理 饱和检测
年,卷(期) 2004,(11) 所属期刊栏目 IC设计
研究方向 页码范围 65-67
页数 3页 分类号
字数 2415字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨军 东南大学国家专用集成电路工程中心 210 2336 24.0 38.0
2 陆生礼 东南大学国家专用集成电路工程中心 54 449 12.0 18.0
3 吴艳 东南大学国家专用集成电路工程中心 9 73 5.0 8.0
4 贾俊波 东南大学国家专用集成电路工程中心 2 6 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (5)
同被引文献  (0)
二级引证文献  (3)
2004(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2005(1)
  • 引证文献(1)
  • 二级引证文献(0)
2006(3)
  • 引证文献(3)
  • 二级引证文献(0)
2008(3)
  • 引证文献(1)
  • 二级引证文献(2)
2010(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
booth算法
Wallace tree
饱和处理
饱和检测
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子设计应用
月刊
1672-139X
11-4916/TN
大16开
北京市
82-839
2002
chi
出版文献量(篇)
3145
总下载数(次)
1
总被引数(次)
7284
论文1v1指导