作者:
原文服务方: 科技与创新       
摘要:
本文设计了扩展的乘累加单元(DSPMAC),用于运算速度的提高.基于or1200秉累加单元,运用RISC技术和并行操作,通过开发32-bit 指令中的保留位,在资源占用增幅较少和一定的功耗及温度等代价的前提下,本设计对连续乘累加运算实现加速.经过测试,DSPMAC达到了运算加速的目的.
推荐文章
BP神经网络图像压缩算法乘累加单元的FPGA设计
FPGA
神经网络
图像压缩
乘累加单元
乘累加运算器的高性能解决方案
乘累加运算器
压缩单元
DCT
高性能图像匹配电路乘累加性能分析
级联乘累加
并发自累加
加速比
数据复用
冗余访问因子
浮点乘累加处理单元的FPGA实现
乘累加
浮点
稀疏矩阵向量乘
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 RISC乘累加单元的扩展
来源期刊 科技与创新 学科
关键词 乘累加 精简指令集计算机 速度 功耗 温度
年,卷(期) 2008,(14) 所属期刊栏目 嵌入式系统应用
研究方向 页码范围 1-2,7
页数 3页 分类号 TP332
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2008.14.001
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 邹世忠 清华大学电子工程系 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
乘累加
精简指令集计算机
速度
功耗
温度
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导