基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
乘累加单元是任何数字信号处理器(DSP)数据通路中的一个关键部分.多年来,硬件工程师们一直倾注于其优化与改进.本文描述了一种速度优化的乘累加单元的设计与实现.本文的乘累加单元是为一种高速VLIW结构的DSP核设计,能够进行16×16+40的无符号和带符号的二进制补码操作.在关键路径延迟上,本文的乘累加单元比其他任何使用相同或不同算数技术实现的乘累加单元都更优.本文的乘累加单元已成功使用于synopsys的工具,并与synopsys的Design Ware库中相同位宽的乘累加单元比较.比较结果表明,本文的乘累加单元比Design Ware库中的任何其他实现都要快,适合于在需要高吞吐率的DSP核中使用.注意:比较是在Design compiler中使用相同属性和开关下进行的.
推荐文章
RISC乘累加单元的扩展
乘累加
精简指令集计算机
速度
功耗
温度
BP神经网络图像压缩算法乘累加单元的FPGA设计
FPGA
神经网络
图像压缩
乘累加单元
一种时延设计方法与DSP实现
信道模拟
时延
内插
抽取
一种基于FPGA+DSP的高速串口通信设计
高速率
串口通信
DSP
FPGA
误码率
可靠性
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种高速DSP中延迟优化的乘累加单元的设计与实现
来源期刊 电子器件 学科 工学
关键词 乘累加单元 改进的波兹编码 部分积 修整向量 Wallace树压缩器 进位保留加法器 进位传播加法器
年,卷(期) 2007,(4) 所属期刊栏目
研究方向 页码范围 1375-1379
页数 5页 分类号 TN911.7
字数 语种 中文
DOI 10.3969/j.issn.1005-9490.2007.04.064
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李海军 中国科学院微电子研究所通信与多媒体实验室 34 115 7.0 9.0
2 陈杰 中国科学院微电子研究所通信与多媒体实验室 247 3126 30.0 49.0
3 Sheraz Anjum 中国科学院微电子研究所通信与多媒体实验室 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
乘累加单元
改进的波兹编码
部分积
修整向量
Wallace树压缩器
进位保留加法器
进位传播加法器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导