作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种采用新型结构的应用于DSP处理器的多功能高速低功耗乘累加单元(MAC).该设计采用了异步互锁流水线技术,极大的降低了功耗.在整个设计的关键路径即部分积产生和生成部分采用的互补部分积字校正(CPPWC)和三维压缩法(TDM)很好的优化了设计,提高了速度.嵌入该乘累加单元的DSP处理器采用SMIC 0.18 CMOS工艺进行了流片.经测试,该设计优于采用传统结构的同类设计,其时延为3.34 ns, 功耗为13.924 7 mW.
推荐文章
嵌入式处理器微内核低功耗设计
微内核
微操作
微堆栈
低功耗
高性能低功耗32位浮点RISC微处理器的研究
精简指令系统
微处理器
总线预选器
高阶布斯算法
低功耗架构
小型化低功耗数字信号处理器设计
NCO
FPGA
DSP
数字上变频器
一种面向多处理器系统的在线低功耗调度算法
多处理器系统
在线低功耗调度
动态速度调节
竞争分析
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 新型的DSP处理器高速低功耗多功能乘累加单元
来源期刊 电子器件 学科 工学
关键词 乘累加单元 异步流水线 部分积字校正 三维压缩法
年,卷(期) 2006,(1) 所属期刊栏目
研究方向 页码范围 48-52,57
页数 6页 分类号 TN47
字数 语种 中文
DOI 10.3969/j.issn.1005-9490.2006.01.014
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 陈杰 中国科学院微电子研究所 247 3126 30.0 49.0
2 高健 中国科学院微电子研究所 22 138 6.0 11.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (6)
节点文献
引证文献  (5)
同被引文献  (0)
二级引证文献  (0)
1961(1)
  • 参考文献(1)
  • 二级参考文献(0)
1971(1)
  • 参考文献(1)
  • 二级参考文献(0)
1993(1)
  • 参考文献(1)
  • 二级参考文献(0)
1995(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
乘累加单元
异步流水线
部分积字校正
三维压缩法
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导