基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
简要介绍了一个32位嵌入式航空机载RISC微处理器芯片ARS03的体系结构及特色,阐述了处理器的内部各个模块的功能.着重讨论了其流水线的设计思想和设计实现.ARS03处理器的执行部件采用了5级流水结构、较好的冲突控制策略及低功耗的数据通路,实现了简洁、高效、灵活的体系结构.通过Verilog仿真、综合和静态时序分析的结果表明设计达到了预定的设计要求.
推荐文章
32位CISC微处理器流水线的设计
微处理器
流水线
CISC
数据相关
基于FPGA的32位RISC微处理器设计
精简指令集计算机
微处理器
流水线
分支预测
32位RISC微处理器"龙腾R2"浮点流水线的设计和实现
浮点单元
异常预测
乱序执行
RISC
"龙腾(R)R2"微处理器流水线的设计及优化
'龙腾(R)R2'微处理器
流水线
优化
相关处理
异常
指令预取队列
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 32位RISC微处理器流水线设计
来源期刊 计算机工程与应用 学科 工学
关键词 微处理器 精简指令集 流水线 低功耗
年,卷(期) 2005,(14) 所属期刊栏目 产品研发与设计
研究方向 页码范围 115-117
页数 3页 分类号 TP302
字数 3772字 语种 中文
DOI 10.3321/j.issn:1002-8331.2005.14.037
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 樊晓桠 西北工业大学航空微电子中心 170 1393 17.0 29.0
2 贾琳 西北工业大学航空微电子中心 2 26 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (7)
参考文献  (2)
节点文献
引证文献  (16)
同被引文献  (3)
二级引证文献  (8)
1998(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(2)
  • 参考文献(0)
  • 二级参考文献(2)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2006(2)
  • 引证文献(2)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(2)
  • 引证文献(2)
  • 二级引证文献(0)
2009(4)
  • 引证文献(4)
  • 二级引证文献(0)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2011(3)
  • 引证文献(2)
  • 二级引证文献(1)
2012(3)
  • 引证文献(1)
  • 二级引证文献(2)
2014(3)
  • 引证文献(0)
  • 二级引证文献(3)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
微处理器
精简指令集
流水线
低功耗
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与应用
半月刊
1002-8331
11-2127/TP
大16开
北京619信箱26分箱
82-605
1964
chi
出版文献量(篇)
39068
总下载数(次)
102
总被引数(次)
390217
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导