基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了简化DDS系统频率控制字的计算处理,提出基于BCD码模10i相位累加器的DDS设计方案.详细介绍了BCD码相位累加器的设计以及应用于DDS 系统的相关问题.由于BCD码逐位计算需使用同步多时钟系统,其工作速度较慢,所以它适合应用于频率范围在数MHz以下的DDS信号发生器的单片式设计.
推荐文章
用于DDS系统相位累加器的加法器设计
直接数字频率合成器
相位累加器
镜像加法器
超前进位加法器
基于Verilog HDL的DDS相位累加器的一种优化设计
Verilog HDL
流水线技术
相位累加器
电子设计自动化
基于重构技术的并行乘法累加器结构
数字信号处理
乘法累加器
重构技术
基于累加器的内建自测方法研究与分析
Booth乘法器
故障覆盖率
测试向量
单元故障模型
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于BCD码的模10i相位累加器DDS设计
来源期刊 南通大学学报(自然科学版) 学科 工学
关键词 直接数字频率综合技术(DDS) 模10i相位累加器 BCD码 VHDL
年,卷(期) 2006,(4) 所属期刊栏目
研究方向 页码范围 93-96
页数 4页 分类号 TN432
字数 2081字 语种 中文
DOI 10.3969/j.issn.1673-2340.2006.04.026
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 高明 南通大学电气工程学院 6 25 3.0 4.0
2 吴晓新 南通大学电气工程学院 25 125 7.0 10.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (12)
共引文献  (13)
参考文献  (2)
节点文献
引证文献  (1)
同被引文献  (4)
二级引证文献  (1)
1971(1)
  • 参考文献(0)
  • 二级参考文献(1)
1991(1)
  • 参考文献(0)
  • 二级参考文献(1)
1998(4)
  • 参考文献(0)
  • 二级参考文献(4)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(3)
  • 参考文献(0)
  • 二级参考文献(3)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(2)
  • 参考文献(2)
  • 二级参考文献(0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
直接数字频率综合技术(DDS)
模10i相位累加器
BCD码
VHDL
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
南通大学学报(自然科学版)
季刊
1673-2340
32-1755/N
大16开
江苏省南通市啬园路9号
2002
chi
出版文献量(篇)
1549
总下载数(次)
7
总被引数(次)
6139
论文1v1指导