基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
文中介绍了一种以大规模可编程逻辑芯片为设计载体,由顶到底分层设计,电路图为设计输入,并行数字频率计的设计方法.仿真与分析结果表明,该数字频率计性能优异.
推荐文章
基于FPGA芯片的数字频率计设计
数字频率计
FPGA
EDA
VHDL
基于FPGA的数字频率计的设计和实现
数字频率计设计
VHDL
现场可编程门阵列(FPGA)
直接测频法
用FPGA设计数字频率计
数字频率计
现场可编逞逻辑器件
电子设计自动化
硬件描述语言
基于VHDL语言的数字频率计设计
数字频率计
VHDL语言
可编辑逻辑器件(FPGA)
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA数字频率计
来源期刊 电子测量技术 学科 工学
关键词 频率计 EDA 仿真
年,卷(期) 2006,(4) 所属期刊栏目 可编程器件应用
研究方向 页码范围 84,117
页数 2页 分类号 TP3
字数 1062字 语种 中文
DOI 10.3969/j.issn.1002-7300.2006.04.038
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘吉 5 18 2.0 4.0
2 嵇碧波 3 52 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (13)
同被引文献  (17)
二级引证文献  (6)
2006(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2006(1)
  • 引证文献(1)
  • 二级引证文献(0)
2007(2)
  • 引证文献(2)
  • 二级引证文献(0)
2008(4)
  • 引证文献(4)
  • 二级引证文献(0)
2009(2)
  • 引证文献(2)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(3)
  • 引证文献(1)
  • 二级引证文献(2)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
频率计
EDA
仿真
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量技术
半月刊
1002-7300
11-2175/TN
大16开
北京市东城区北河沿大街79号
2-336
1977
chi
出版文献量(篇)
9342
总下载数(次)
50
总被引数(次)
46785
论文1v1指导