作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
SDRAM内存条具有速度高、容量大、接口标准、扩展方便等优点,但是它在计算机内部有专门的控制器CPU控制其工作,为了能在计算机以外的其它工程场合加以应用,就必须设计一个SDRAM内存条控制器.文中提出了层次式的设计方法,并用该方法设计了一种基于CPLD的SDRAM内存条控制器,从而解决了内存条的工程应用问题.
推荐文章
多端口SDRAM控制器的设计与实现
多端口
SDRAM控制器
FPGA
DDR2 SDRAM控制器的设计与实现
DDR2 SDRAM控制器,FPGA,锁相环,状态机
用Xilinx FPGA实现DDR SDRAM控制器
DDR SDRAM控制器
FPGA
状态机
直接时钟数据捕获
数字系统中SDRAM控制器的FPGA实现
电子技术
FPGA
SDRAM 控制器设计
VHDL
状态机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 SDRAM内存条控制器的设计与实现
来源期刊 四川理工学院学报(自然科学版) 学科 工学
关键词 同步动态随机存储器 复杂可编程逻辑器件 控制器 层次式
年,卷(期) 2006,(6) 所属期刊栏目
研究方向 页码范围 51-54
页数 4页 分类号 TN911.72
字数 2606字 语种 中文
DOI 10.3969/j.issn.1673-1549.2006.06.015
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 熊兴中 四川理工学院电子与信息工程系 28 146 8.0 11.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (19)
同被引文献  (0)
二级引证文献  (0)
2006(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2007(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(4)
  • 引证文献(4)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(5)
  • 引证文献(5)
  • 二级引证文献(0)
2015(3)
  • 引证文献(3)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
同步动态随机存储器
复杂可编程逻辑器件
控制器
层次式
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
四川理工学院学报(自然科学版)
双月刊
1673-1549
51-1687/N
四川省自贡市汇兴路学苑街180号
chi
出版文献量(篇)
2774
总下载数(次)
3
总被引数(次)
12372
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导