基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文详细介绍了一种使用"格雷"码指针的多时钟域FIFO技术,在测试"FIFO满"或"FIFO空"条件之前将Gray码指针同步到不同的时钟域.本文还简要说明如何对该异步电路进行门级模拟和静态时序分析.
推荐文章
基于FPGA的异步FIFO设计与实现
FIFO
双口RAM
格雷码
指针解释
指针生成
ASIC中的异步FIFO的实现
多时钟域
亚稳态
异步FIFO
VHDL语言
基于FPGA异步FIFO的研究与实现
异步FIFO
亚稳态
格雷码
FPGA
基于FPGA的高速异步FIFO的设计与实现
FPGA
异步FIFO
高稳定性
Chip scope
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 异步FIFO设计的实现与时序分析
来源期刊 高性能计算技术 学科 工学
关键词 多异步时钟设计 异步FIFO 同步器 Gray码 时序
年,卷(期) 2007,(3) 所属期刊栏目 高性能计算热点技术
研究方向 页码范围 35-39
页数 5页 分类号 TP303
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 卢宏生 10 4 1.0 2.0
2 李媛 4 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (14)
共引文献  (1)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(4)
  • 参考文献(0)
  • 二级参考文献(4)
2007(6)
  • 参考文献(0)
  • 二级参考文献(6)
2008(3)
  • 参考文献(2)
  • 二级参考文献(1)
2009(2)
  • 参考文献(1)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(6)
  • 参考文献(0)
  • 二级参考文献(6)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
多异步时钟设计
异步FIFO
同步器
Gray码
时序
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
高性能计算技术
双月刊
32-1679/TP
江苏省无锡33信箱353号
chi
出版文献量(篇)
1235
总下载数(次)
12
总被引数(次)
1405
论文1v1指导