基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了用双核微处理器实现的容错微处理器系统SPARC-V8FTS.该系统由两个同构微处理器与支持容错操作的容错管理模块组成.微处理器是基于SPRARC V8规范的32-bit微处理器.容错管理模块提供了错误检测、诊断、从"软故障"中故障恢复,以及当发生"硬故障"时,将系统配置成单一处理器继续执行的机制,以适应空间复杂环境应用.SPARC-V8FTS用较少的硬件实现了所有容错操作,以很低的性能损失达到了很高的系统可靠性.
推荐文章
8位RISC微处理器核的参数化设计
微处理器核
参数化
体系结构
分页
精简指令集计算机
图形处理器中双核顶点染色器的设计与实现
图形处理器
顶点染色器
可编程
高可靠微处理器结构与实现
容错
三模冗余(rMR)
错误纠一检二(SEC-DED)
可靠性
基于Intel网络处理器的微处理器调度算法
网络处理器
微处理器调度
负载均衡
局部性
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 面向空间应用的双核容错微处理器的研究与实现
来源期刊 宇航学报 学科 工学
关键词 容错 动态可配置 微处理器
年,卷(期) 2007,(1) 所属期刊栏目 论文
研究方向 页码范围 188-193
页数 6页 分类号 TP332
字数 4957字 语种 中文
DOI 10.3321/j.issn:1000-1328.2007.01.035
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 赵元富 28 104 6.0 8.0
2 时晨 12 89 6.0 9.0
3 于立新 17 133 7.0 10.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (2)
节点文献
引证文献  (8)
同被引文献  (5)
二级引证文献  (19)
1991(1)
  • 参考文献(1)
  • 二级参考文献(0)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(1)
  • 二级引证文献(1)
2011(3)
  • 引证文献(0)
  • 二级引证文献(3)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(6)
  • 引证文献(0)
  • 二级引证文献(6)
2014(4)
  • 引证文献(1)
  • 二级引证文献(3)
2015(3)
  • 引证文献(1)
  • 二级引证文献(2)
2016(2)
  • 引证文献(0)
  • 二级引证文献(2)
2017(3)
  • 引证文献(1)
  • 二级引证文献(2)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
2020(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
容错
动态可配置
微处理器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
宇航学报
月刊
1000-1328
11-2053/V
16开
北京838信箱
2-167
1980
chi
出版文献量(篇)
5133
总下载数(次)
7
总被引数(次)
58725
论文1v1指导