基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文首先介绍异步FIFO的概念、基本结构和应用,然后分析传统异步FIFO设计中存在的部分问题,提出一种新颖的基于时钟边沿检测的异步FIFO设计方法,并对其进行综合仿真测试,给出测试分析结果.
推荐文章
基于FPGA的异步FIFO设计与实现
FIFO
双口RAM
格雷码
指针解释
指针生成
ASIC中的异步FIFO的实现
多时钟域
亚稳态
异步FIFO
VHDL语言
基于FPGA的高速异步FIFO的设计与实现
FPGA
异步FIFO
高稳定性
Chip scope
基于VHDL的异步FIFO设计
FIFO
异步
亚稳态
格雷码
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于时钟边沿检测的异步FIFO设计实现
来源期刊 电子技术 学科 工学
关键词 异步FIFO 边沿检测 Verilog FPGA
年,卷(期) 2007,(9) 所属期刊栏目 应用设计
研究方向 页码范围 144-146
页数 3页 分类号 TP3
字数 2880字 语种 中文
DOI 10.3969/j.issn.1000-0755.2007.09.052
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 杨小雪 西南交通大学信息科学与技术学院 21 72 5.0 8.0
2 吴治庆 西南交通大学信息科学与技术学院 2 10 2.0 2.0
3 陶而芳 西南交通大学信息科学与技术学院 3 4 1.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (1)
共引文献  (5)
参考文献  (1)
节点文献
引证文献  (4)
同被引文献  (3)
二级引证文献  (13)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(3)
  • 引证文献(2)
  • 二级引证文献(1)
2010(3)
  • 引证文献(0)
  • 二级引证文献(3)
2011(1)
  • 引证文献(0)
  • 二级引证文献(1)
2012(2)
  • 引证文献(0)
  • 二级引证文献(2)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
2014(3)
  • 引证文献(0)
  • 二级引证文献(3)
2015(1)
  • 引证文献(0)
  • 二级引证文献(1)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
2019(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
异步FIFO
边沿检测
Verilog
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子技术
月刊
1000-0755
31-1323/TN
大16开
上海市长宁区泉口路274号
4-141
1963
chi
出版文献量(篇)
5480
总下载数(次)
19
论文1v1指导