基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了一种适合于高速模数转换器(ADCs)的预放大-锁存(preamplifier-latch)CMOS比较器.此电路结构包括一个预放大器、锁存比较器和输出缓冲器.在预放大器和正反馈锁存比较器之间加入分离电路,以此来减少回扫(kickback)噪声对电路的影响.采用0.35 μm标准CMOS工艺库,在Cadence环境下进行仿真,该比较器在时钟频率为500 MHz,采样频率为40 MHz的时候,可以达到30 μV的精度,功耗大约为0.6 mW.
推荐文章
高速CMOS锁存比较器的设计
锁存比较器
踢回噪声
共模反馈
失调电压
高速低功耗CMOS动态锁存比较器的设计
动态锁存比较器
互补金属氧化物半导体
高速低功耗
失调电压
一种高速高分辨率CMOS比较器
传输延时
失调电压
分辨率
一种高速高精度比较器的设计
高速比较器
低失调比较器
失调电压
预放大锁存比较器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种高速CMOS预放大锁存比较器
来源期刊 重庆邮电大学学报(自然科学版) 学科 工学
关键词 预放大-锁存比较器 回扫噪声 模数转换器
年,卷(期) 2007,(z1) 所属期刊栏目 通信与电子
研究方向 页码范围 66-68,85
页数 4页 分类号 TN432
字数 2327字 语种 中文
DOI 10.3969/j.issn.1673-825X.2007.z1.020
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张红 13 89 6.0 9.0
5 张奉江 7 23 3.0 4.0
7 张正璠 中国电子科技集团公司第二十四研究所模拟集成电路国家重点实验室 17 94 6.0 9.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (1)
节点文献
引证文献  (7)
同被引文献  (0)
二级引证文献  (0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(3)
  • 引证文献(3)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
预放大-锁存比较器
回扫噪声
模数转换器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
重庆邮电大学学报(自然科学版)
双月刊
1673-825X
50-1181/N
大16开
重庆南岸区
78-77
1988
chi
出版文献量(篇)
3229
总下载数(次)
12
总被引数(次)
19476
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导