作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文设计了CPU(ZSP_NEO)和内部存储器的接口电路,这个接口电路同时提供一个接口满足DMA对内部存储器的访问,并完成模块验证.本设计中使用了两个IP:ZSP_NEO处理器核,以及Artisan提供的SMIC的0.18μm工艺的存储器模块,分别研究了他们的相关功能和相关接口,主要包括:读写功能、读写时序、控制信号等.同时,也根据存储器的情况选择了一个合适的直接存储器存取(DMA,Direct Memory Access)的操作协议.本设计中主要涉及系统级设计(SoC)的一些相关知识、IP的运用,Verilog代码的编写,及系统验证等.
推荐文章
FLASH存储器与ADSP-TS101的接口电路设计及应用
ADSP-TS101
FLASH存储器
加载
在线编程
VC5402与外部存储器的接口设计
CPLD
VC5402
存储器扩展
数据采集
数据处理
高端SOC芯片的外部存储器接口设计
SOC
接口设计
SRAM
NandFlash
Verilog
Memory Switch
路径度量存储器及其接口的设计
MMU
Viterbi译码器,FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 ZSP_NEO(CPU CORE)与存储器的接口电路的设计与分析
来源期刊 中国集成电路 学科 工学
关键词
年,卷(期) 2007,(4) 所属期刊栏目 设计
研究方向 页码范围 29-34,25
页数 7页 分类号 TN4
字数 5018字 语种 中文
DOI 10.3969/j.issn.1681-5289.2007.04.007
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 吴臻炜 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
引文网络交叉学科
相关学者/机构
期刊影响力
中国集成电路
月刊
1681-5289
11-5209/TN
大16开
北京朝阳区将台西路18号5号楼816室
1994
chi
出版文献量(篇)
4772
总下载数(次)
6
总被引数(次)
7210
论文1v1指导