基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了循环冗余校验CRC算法原理和校验规则,分析了CRC校验码的具体计算过程,并以CRC-16为例,给出了使用硬件描述语言Verilog HDL来实现CRC-16的部分源程序,它既是校验码的生成器,也是待校验数据的校验器,对该例进行仿真并给出综合结果,最终可以在现场可编程门阵列(FPGA)上实现,其工作频率可达400 MHz.
推荐文章
基于FPGA的CRC编码器的实现
循环冗余校验
差错控制
硬件描述语言
信道编码
现场可编程门阵列
基于FPGA全参数化CRC的推导及实现
全参数化
CRC算法
Verilog
FPGA
以太网
Turbo-CRC码的设计与仿真实现
Turbo码
循环冗余检测CRC
迭代译码
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 CRC码的FPGA实现
来源期刊 重庆工学院学报(自然科学版) 学科 工学
关键词 循环冗余校验 Verilog HDL FPGA
年,卷(期) 2007,(3) 所属期刊栏目 电子与自动化
研究方向 页码范围 85-87
页数 3页 分类号 TN91
字数 1795字 语种 中文
DOI 10.3969/j.issn.1674-8425-B.2007.03.025
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘宇红 贵州大学电子科学系 77 340 10.0 15.0
2 刘桥 贵州大学电子科学系 111 627 14.0 20.0
3 叶懋 贵州大学电子科学系 1 21 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (15)
参考文献  (2)
节点文献
引证文献  (21)
同被引文献  (25)
二级引证文献  (97)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2008(3)
  • 引证文献(3)
  • 二级引证文献(0)
2009(2)
  • 引证文献(1)
  • 二级引证文献(1)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2011(4)
  • 引证文献(1)
  • 二级引证文献(3)
2012(7)
  • 引证文献(4)
  • 二级引证文献(3)
2013(7)
  • 引证文献(4)
  • 二级引证文献(3)
2014(10)
  • 引证文献(1)
  • 二级引证文献(9)
2015(16)
  • 引证文献(1)
  • 二级引证文献(15)
2016(16)
  • 引证文献(2)
  • 二级引证文献(14)
2017(12)
  • 引证文献(0)
  • 二级引证文献(12)
2018(15)
  • 引证文献(1)
  • 二级引证文献(14)
2019(15)
  • 引证文献(1)
  • 二级引证文献(14)
2020(9)
  • 引证文献(0)
  • 二级引证文献(9)
研究主题发展历程
节点文献
循环冗余校验
Verilog HDL
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
重庆理工大学学报(自然科学版)
月刊
1674-8425
50-1205/T
重庆市九龙坡区杨家坪
chi
出版文献量(篇)
7998
总下载数(次)
17
总被引数(次)
41083
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导