原文服务方: 微电子学与计算机       
摘要:
为了提高编码速度,结合中国新一代视频压缩标准(Audio Video coding Standard,AVS),提出了一种基于FPGA的编码加速器.编码耗时较多的模块,采用FFGA来实现,以提高编码速度,其他模块用PC机上的软件实现,FPGA与PC之间的通信用PCI-X总线结构.实验结果表明,使用加速器后,编码速度得到大幅度提升.
推荐文章
基于FPGA的AVS-P2熵编码器设计
AVS
熵编码
VLC
指数哥伦布码
基于FPGA的卷积神经网络加速器设计与实现
卷积神经网络
现场可编程门阵列
加速器
有限资源
基于FPGA视频图像的Canny算法加速器的设计
Canny算子
边缘检测
加速器
现场可编程门阵列
一种基于FPGA的卷积神经网络加速器设计与实现
卷积神经网络
现场可编程门阵列(FPGA)
ZynqNet
并行计算
加速
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于FPGA的AVS编码加速器的设计
来源期刊 微电子学与计算机 学科
关键词 AVS FPGA 加速器 PCI-X
年,卷(期) 2008,(6) 所属期刊栏目
研究方向 页码范围 97-100
页数 4页 分类号 TP391
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 刘东华 8 59 5.0 7.0
2 邓琼 中国科学院计算技术研究所 2 10 2.0 2.0
6 杨立志 中国科学院计算技术研究所 2 15 2.0 2.0
10 刘力政 1 6 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (6)
参考文献  (2)
节点文献
引证文献  (6)
同被引文献  (14)
二级引证文献  (8)
1989(1)
  • 参考文献(0)
  • 二级参考文献(1)
1992(1)
  • 参考文献(0)
  • 二级参考文献(1)
1995(1)
  • 参考文献(0)
  • 二级参考文献(1)
1996(1)
  • 参考文献(0)
  • 二级参考文献(1)
1997(1)
  • 参考文献(0)
  • 二级参考文献(1)
1999(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2008(1)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(3)
  • 引证文献(1)
  • 二级引证文献(2)
2015(3)
  • 引证文献(0)
  • 二级引证文献(3)
2016(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2019(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
AVS
FPGA
加速器
PCI-X
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
微电子学与计算机
月刊
1000-7180
61-1123/TN
大16开
1972-01-01
chi
出版文献量(篇)
9826
总下载数(次)
0
总被引数(次)
59060
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导