基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
DDR SDRAM,因其拥有较之SDRAM为两倍的数据读、写速率,已经成为存储器的主流,并得到了广泛的应用,尤其在高速、高精度、高存储深度的数据采集系统中。本文在分析了DDR SDRAM工作原理的基础上,预先在FPGA上利用Verilog硬件描述语言设计实现了DDR SDRAM的读、写以及刷新,给出了DDR SDRAM控制器的状态转换图及结构框图,为进一步与微控制器或数字信号处理器的连接创造条件。目前该控制器已经研制完毕,进一步还可以集成到数据采集系统中。
推荐文章
用Xilinx FPGA实现DDR SDRAM控制器
DDR SDRAM控制器
FPGA
状态机
直接时钟数据捕获
基于FPGA的DDR SDRAM控制器的实现
DDR SDRAM控制器
FPGA
tcac
DLL
DDR2SDRAM控制器接口的FPGA设计及实现
FPGA器件
DDR2 SDRAM接口
芯片驱动
验证
DDR2 SDRAM控制器的设计与实现
DDR2 SDRAM控制器,FPGA,锁相环,状态机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的DDR SDRAM控制器的设计和实现
来源期刊 自动化信息 学科 工学
关键词 DDR SDRAM FPGA DDR控制器 VERILOG硬件描述语言
年,卷(期) 2008,(11) 所属期刊栏目
研究方向 页码范围 31-33
页数 3页 分类号 TP333
字数 语种
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 李力 电子科技大学自动化工程学院 62 335 9.0 15.0
2 徐建南 电子科技大学自动化工程学院 9 23 3.0 4.0
3 李东风 电子科技大学自动化工程学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (0)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
DDR
SDRAM
FPGA
DDR控制器
VERILOG硬件描述语言
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
自动化信息
月刊
1817-0633
成都市小南街123号冠城花园檀香阁3-1
出版文献量(篇)
5766
总下载数(次)
16
总被引数(次)
0
论文1v1指导