作者:
原文服务方: 科技与创新       
摘要:
本文在深入研究8B10B编、解码原理的基础上,利用其DWS特性,用Verilog HDL语言实现编、解码算法的描述,并通了modelsim仿真.在ISE9.1i平台上综合后下载到FPGA上实现具体的硬件电路,同时分析了系统各项性能.在PCI Express总线上,实现了一个性能良好的8810B编解码系统,它具有很好的可移植性以及一定的实用价值.
推荐文章
8b/10b编解码器设计及其在测井系统中的应用
测井系统
8b/10b编解码
数据传输
井下仪器总线
位同步
USB3.0中8b/10b编解码器的设计
USB 3.0
8 b/10 b编解码
RTL设计
仿真验证
1553B总线中曼彻斯特编解码器的设计
曼彻斯特码
MIL-STS-1553B总线
时钟分离
FPGA
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 8B10B编解码器在PCI Express总线中的实现
来源期刊 科技与创新 学科
关键词 PCI Express总线 8810B编解码 DWS Running Disparity
年,卷(期) 2008,(33) 所属期刊栏目 网络与通信
研究方向 页码范围 140-142
页数 3页 分类号 TP302|TN919
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2008.33.056
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 林锦棠 桂林电子科技大学通信与信息工程系 3 36 3.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (3)
参考文献  (1)
节点文献
引证文献  (14)
同被引文献  (4)
二级引证文献  (25)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(2)
  • 引证文献(2)
  • 二级引证文献(0)
2012(4)
  • 引证文献(1)
  • 二级引证文献(3)
2013(3)
  • 引证文献(2)
  • 二级引证文献(1)
2014(5)
  • 引证文献(2)
  • 二级引证文献(3)
2015(4)
  • 引证文献(1)
  • 二级引证文献(3)
2016(8)
  • 引证文献(2)
  • 二级引证文献(6)
2017(6)
  • 引证文献(1)
  • 二级引证文献(5)
2018(2)
  • 引证文献(0)
  • 二级引证文献(2)
2019(3)
  • 引证文献(1)
  • 二级引证文献(2)
研究主题发展历程
节点文献
PCI Express总线
8810B编解码
DWS
Running Disparity
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导