原文服务方: 科技与创新       
摘要:
本文首先介绍了CORDIC算法原理和IEEE-754标准化结构,然后在传统CORDIC算法的基础之上,用Verilog HDL语言对CORDIC内核及前后处理单元进行了编程与设计,通过增加迭代次数,对参数进行了优化筛选,提高了运算精度,使设计出的软核能够在精度要求较高的场合中运行,输出数据经过IEEE-754标准化处理,能够直接兼容大多数处理器,扩展了其应用范围.最后在Quartus Ⅱ 5.1上进行了时序仿真,设计结果表明该算法在硬件上具有很大的优势.
推荐文章
浮点正余弦函数的FPGA及自定义指令实现
CORDIC算法
自定义指令
IEEE-754
FPGA
Nios Ⅱ
32位单精度浮点乘法器的FPGA实现
浮点乘法器
Booth算法
Wallace树
波形仿真
基于查找表和Taylor展开的正余弦函数的实现
查找表
Taylor展开
正弦
余弦
FPGA
基于FPGA的32位浮点加法器的设计
浮点加法器
TI
流水线
LOD
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 32位浮点正余弦函数的FPGA实现
来源期刊 科技与创新 学科
关键词 坐标旋转数字计算算法 电气和电子工程师协会-754标准 现场可编程门阵列
年,卷(期) 2008,(5) 所属期刊栏目 PLD CPLD FPGA应用
研究方向 页码范围 176-178
页数 3页 分类号 TP394
字数 语种 中文
DOI 10.3969/j.issn.1008-0570.2008.05.073
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 段吉海 87 272 7.0 11.0
2 陈石平 11 71 5.0 8.0
3 李全 11 77 5.0 8.0
4 付佃华 4 28 3.0 4.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (2)
共引文献  (5)
参考文献  (3)
节点文献
引证文献  (5)
同被引文献  (6)
二级引证文献  (15)
1959(1)
  • 参考文献(1)
  • 二级参考文献(0)
2005(2)
  • 参考文献(0)
  • 二级参考文献(2)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(0)
  • 二级引证文献(1)
2014(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(4)
  • 引证文献(1)
  • 二级引证文献(3)
2016(4)
  • 引证文献(0)
  • 二级引证文献(4)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(3)
  • 引证文献(1)
  • 二级引证文献(2)
2019(4)
  • 引证文献(1)
  • 二级引证文献(3)
研究主题发展历程
节点文献
坐标旋转数字计算算法
电气和电子工程师协会-754标准
现场可编程门阵列
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技与创新
半月刊
2095-6835
14-1369/N
大16开
2014-01-01
chi
出版文献量(篇)
41653
总下载数(次)
0
总被引数(次)
202805
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导