作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
目前,多数低速数字通信系统中的信道编码器采用分离的CRC和卷积编码器来进行软硬件实现,然而为尽量确保可靠性,常将以上两种编码组合构成复合编码器,同时硬件实现也较软件实现更为优越.基于ITU标准,本文介绍了CRC加卷积编码器的FPGA设计方案.
推荐文章
基于FPGA的CRC编码器的实现
循环冗余校验
差错控制
硬件描述语言
信道编码
现场可编程门阵列
基于FPGA的移动通信中卷积码编码器设计
卷积码
编码器
现场可编程门阵列
VHDL
CDMA2000系统中前向链路卷积编码器的FPGA实现
FPGA
VHDL
CDMA 2000
卷积编码器
前向差错控制
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于ITU标准的CRC加卷积编码器的FPGA设计
来源期刊 科技广场 学科 工学
关键词 ITU CRC 卷积编码 FPGA
年,卷(期) 2009,(1) 所属期刊栏目 网络与通信
研究方向 页码范围 67-69
页数 3页 分类号 TN911.22
字数 2209字 语种 中文
DOI 10.3969/j.issn.1671-4792.2009.01.021
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 徐金梅 郑州交通职业学院信息工程系 5 13 2.0 3.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (7)
共引文献  (58)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (0)
二级引证文献  (0)
1988(1)
  • 参考文献(0)
  • 二级参考文献(1)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2008(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
ITU
CRC
卷积编码
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
科技广场
月刊
1671-4792
36-1253/N
大16开
南昌市省府大院北二路53号
44-66
1988
chi
出版文献量(篇)
11613
总下载数(次)
26
总被引数(次)
31625
论文1v1指导