基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
介绍了异步FIFO的类型以及工作原理,研究了使用用FPGA芯片内部的双口RAM来实现异步FIFO设计方案,重点阐述了如何判断空/满标志信号以及消除亚稳态的设计思路.针对多位跨时钟域的数据传输,可能出现亚稳态导致数据出现不可知的错误,讨论了通过格雷码对读写地址进行编码以用来减少亚稳态出现的概率,并给出了具体的程序流程图,进行了仿真验证.这种方法设计的异步FIFO具有高速,高可靠性,移植性强的特点.
推荐文章
基于FPGA异步FIFO的研究与实现
异步FIFO
亚稳态
格雷码
FPGA
基于FPGA的异步FIFO的设计方案及性能
异步FIFO
亚稳态
二级同步链
格雷码
移位码
基于FPGA的高速异步FIFO的设计与实现
FPGA
异步FIFO
高稳定性
Chip scope
基于FPGA的异步FIFO设计与实现
FIFO
双口RAM
格雷码
指针解释
指针生成
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的异步FIFO缓存设计
来源期刊 电子测量技术 学科 工学
关键词 异步FIFO 亚稳态 格雷码 空/满标志
年,卷(期) 2009,(11) 所属期刊栏目 可编程器件应用
研究方向 页码范围 92-94
页数 3页 分类号 TP333
字数 1723字 语种 中文
DOI 10.3969/j.issn.1002-7300.2009.11.026
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 戴亚文 武汉理工大学理学院 38 403 11.0 19.0
2 肖静娴 武汉理工大学理学院 1 36 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (9)
共引文献  (98)
参考文献  (6)
节点文献
引证文献  (36)
同被引文献  (43)
二级引证文献  (63)
2001(2)
  • 参考文献(0)
  • 二级参考文献(2)
2002(3)
  • 参考文献(0)
  • 二级参考文献(3)
2003(3)
  • 参考文献(2)
  • 二级参考文献(1)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(2)
  • 参考文献(1)
  • 二级参考文献(1)
2006(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2010(3)
  • 引证文献(3)
  • 二级引证文献(0)
2011(7)
  • 引证文献(3)
  • 二级引证文献(4)
2012(14)
  • 引证文献(6)
  • 二级引证文献(8)
2013(14)
  • 引证文献(4)
  • 二级引证文献(10)
2014(13)
  • 引证文献(4)
  • 二级引证文献(9)
2015(15)
  • 引证文献(7)
  • 二级引证文献(8)
2016(10)
  • 引证文献(1)
  • 二级引证文献(9)
2017(6)
  • 引证文献(1)
  • 二级引证文献(5)
2018(7)
  • 引证文献(3)
  • 二级引证文献(4)
2019(8)
  • 引证文献(3)
  • 二级引证文献(5)
2020(2)
  • 引证文献(1)
  • 二级引证文献(1)
研究主题发展历程
节点文献
异步FIFO
亚稳态
格雷码
空/满标志
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子测量技术
半月刊
1002-7300
11-2175/TN
大16开
北京市东城区北河沿大街79号
2-336
1977
chi
出版文献量(篇)
9342
总下载数(次)
50
论文1v1指导