基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在FPGA工程设计中,经常需要用到大量的数据,由于FPGA片内存储器资源有限,一般利用SOPC开发的方法将数据烧写入Flash中,然后从Flash中读取数据进行处理.然而,读取Flash的时钟频率与处理模块的时钟频率往往不同,对这个问题进行了研究,采用FIFO的方法读取数据,增强了设计的性能和灵活性,并提出使用两个进程使读写同时进行,从而提高了读写的速度,更好的实现了系统的实时性.
推荐文章
基于FPGA的异步FIFO设计与实现
FIFO
双口RAM
格雷码
指针解释
指针生成
强实时性FIFO类
面向对象技术
RTOS
嵌入DOS系统
FIFO
强实时性
FLASH电子盘
基于EDA技术的高速FIFO设计
高速数据栈区
地址自动加1计数器
高速寄存器
FIFO
基于FPGA的高速异步FIFO的设计与实现
FPGA
异步FIFO
高稳定性
Chip scope
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FLASH的FIFO读写
来源期刊 计算机工程与设计 学科 工学
关键词 现场可编程门阵列 片上可编程系统 闪存烧写 先进先出存储器
年,卷(期) 2009,(3) 所属期刊栏目 嵌入式系统
研究方向 页码范围 526-528
页数 3页 分类号 TP302
字数 3052字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 汪一鸣 苏州大学电子信息学院 85 328 10.0 13.0
2 陈富龙 苏州大学电子信息学院 1 2 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (18)
参考文献  (3)
节点文献
引证文献  (2)
同被引文献  (10)
二级引证文献  (2)
2004(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2009(1)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
现场可编程门阵列
片上可编程系统
闪存烧写
先进先出存储器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
计算机工程与设计
月刊
1000-7024
11-1775/TP
大16开
北京142信箱37分箱
82-425
1980
chi
出版文献量(篇)
18818
总下载数(次)
45
总被引数(次)
161677
相关基金
国家自然科学基金
英文译名:the National Natural Science Foundation of China
官方网址:http://www.nsfc.gov.cn/
项目类型:青年科学基金项目(面上项目)
学科类型:数理科学
  • 期刊分类
  • 期刊(年)
  • 期刊(期)
  • 期刊推荐
论文1v1指导