基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为满足多媒体处理等领域要求芯片高性能,且开发周期短的需求,提出一种可重构阵列DSP的结构--ReMAP.该阵列结构由多个运算单元、存储器和交换开关等级联组成,易于扩展和配置.通过把算法分割映射到多个运算单元之中,提高芯片对计算密集型任务的执行效率.在SMIC 0.18 μm工艺下完成了ReMAP芯片的原型验证,包含16个ALU单元.测试结果表明,该结构能以较高效率完成如SAD和DCT等视频处理相关算法.
推荐文章
可重构阵列自主容错方法
数字测控系统
可重构硬件
芯片级自主容错
在线布局布线
硬件辅助布线
乘法器
可重构算子阵列的结构和建模
FPGA
可重构算子
结构建模
互连结构
向下全互连可重构阵列设计与实现
向下全互连
动态可重构
FPGA
FFT算法
面向对数与指数函数的可重构阵列结构
对数函数
指数函数
可编程
可重构
阵列处理器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 可重构阵列DSP结构ReMAP
来源期刊 深圳大学学报(理工版) 学科 工学
关键词 计算机工程 可重构阵列处理器 计算密集型处理器 数字信号处理 多媒体处理
年,卷(期) 2010,(1) 所属期刊栏目 光电与信息工程
研究方向 页码范围 16-20
页数 5页 分类号 TN47|TP302
字数 2458字 语种 中文
DOI 10.3969/j.issn.1000-2618.2010.01.004
五维指标
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (4)
节点文献
引证文献  (7)
同被引文献  (1)
二级引证文献  (3)
1997(1)
  • 参考文献(1)
  • 二级参考文献(0)
2000(1)
  • 参考文献(1)
  • 二级参考文献(0)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2010(1)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(3)
  • 引证文献(3)
  • 二级引证文献(0)
2016(1)
  • 引证文献(1)
  • 二级引证文献(0)
2017(1)
  • 引证文献(0)
  • 二级引证文献(1)
2018(1)
  • 引证文献(0)
  • 二级引证文献(1)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
计算机工程
可重构阵列处理器
计算密集型处理器
数字信号处理
多媒体处理
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
深圳大学学报(理工版)
双月刊
1000-2618
44-1401/N
大16开
深圳市南山区深圳大学行政楼419室
46-206
1984
chi
出版文献量(篇)
1946
总下载数(次)
10
总被引数(次)
10984
相关基金
国家高技术研究发展计划(863计划)
英文译名:The National High Technology Research and Development Program of China
官方网址:http://www.863.org.cn
项目类型:重点项目
学科类型:信息技术
论文1v1指导