基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
为了满足基带传输系统中传输码型无直流分量、低频分量少、便于提取定时时钟和具有一定的检错能力等要求,选择HDB3码并结合FPGA集成度高、速度快的特点,用ALTERA公司的Cyclone系列FPGA芯片EP2C8T144C6实现了HDB3编解码电路的设计.该设计提高了整个通信系统的集成度,克服了分立硬件电路带来的抗干扰差和不易调整等缺陷.实验结果表明:系统的传输误码率低于10-6.该设计可应用到实际的通信系统传输中.
推荐文章
基于FPGA的HDB3编解码器设计
HDB3编解码
FPGA
VHDL
基于Cyclone FPGA实现的4×2.048 Mb/s HDB3编解码系统
HDB3编解码
NRZ码
FPGA实现
硬件加速
基于FPGA的CAVLC编解码器设计与实现
CAVLC
H.264/AVC
熵编码
非零系数
基于FPGA的S模式并行数据编解码器设计
二次雷达
S模式
现场可编程逻辑门阵列
循环冗余校验
并行CRC算法
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的HDB3编解码器的设计与实现
来源期刊 空军雷达学院学报 学科 工学
关键词 HDB3编解码 现场可编程门阵列 VHDL语言
年,卷(期) 2010,(4) 所属期刊栏目
研究方向 页码范围 274-276,280
页数 分类号 TN431.2
字数 2447字 语种 中文
DOI 10.3969/j.issn.1673-8691.2010.04.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 韩德红 空军雷达学院三系 11 47 3.0 6.0
2 张显才 空军雷达学院三系 14 74 4.0 8.0
3 孙筱萌 空军雷达学院三系 2 10 2.0 2.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (4)
参考文献  (1)
节点文献
引证文献  (4)
同被引文献  (6)
二级引证文献  (6)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2012(1)
  • 引证文献(1)
  • 二级引证文献(0)
2013(4)
  • 引证文献(2)
  • 二级引证文献(2)
2014(1)
  • 引证文献(0)
  • 二级引证文献(1)
2015(2)
  • 引证文献(1)
  • 二级引证文献(1)
2019(2)
  • 引证文献(0)
  • 二级引证文献(2)
研究主题发展历程
节点文献
HDB3编解码
现场可编程门阵列
VHDL语言
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
空军预警学院学报
双月刊
2095-5839
42-1847/E
大16开
武汉市黄浦大街288号
1987
chi
出版文献量(篇)
2416
总下载数(次)
4
总被引数(次)
6441
论文1v1指导