原文服务方: 电子质量       
摘要:
根据项目需求,采用Cyclone II系列EP2C8现场可编程逻辑门阵列(FPGA)作为控制核心,对16位高速模数转换芯片ADS8322进行控制,设计了一种基于Verilog硬件描述语言的ADS8322采样控制逻辑电路,该文详细阐明了ADS8322的特点和工作时序,采用有限状态机,实现了控制器电路的时序逻辑。同时给出采样控制电路在Quartus II 9.1软件环境下的功能仿真波形。通过实际电路测试,证明该设计方案简洁、有效、可靠,同时可方便应用于其他类似的高速AD转换控制。
推荐文章
基于Verilog HDL语言的新型抢答器设计
抢答器
Verilog HDL
层次化和模块化
FPGA
验证
基于HDL的PAL制数字视频图像采集控制器设计
PAk
视频信号采集
控制器
VerilogHDL
基于Verilog HDL双向端口的设计与实现
Verilog HDL
双向端口
仿真
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于Verilog HDL的ADS8322转换控制器设计
来源期刊 电子质量 学科
关键词 高速AD ADS8322 Verilog 采样控制器 QuartusII
年,卷(期) 2011,(12) 所属期刊栏目 绿色质量观察
研究方向 页码范围 32-34
页数 分类号 TP274.2
字数 语种 中文
DOI 10.3969/j.issn.1003-0107.2011.12.012
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 孙先松 长江大学电子信息学院 33 103 6.0 8.0
2 李文桐 长江大学电子信息学院 2 5 1.0 2.0
3 黄金 长江大学电子信息学院 1 5 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (4)
共引文献  (22)
参考文献  (4)
节点文献
引证文献  (5)
同被引文献  (0)
二级引证文献  (0)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(2)
  • 参考文献(2)
  • 二级参考文献(0)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(2)
  • 引证文献(2)
  • 二级引证文献(0)
2018(2)
  • 引证文献(2)
  • 二级引证文献(0)
研究主题发展历程
节点文献
高速AD
ADS8322
Verilog
采样控制器
QuartusII
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子质量
月刊
1003-0107
44-1038/TN
大16开
1980-01-01
chi
出版文献量(篇)
7058
总下载数(次)
0
总被引数(次)
15176
论文1v1指导