作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
在目前的高速串行数据传输中广泛采用的是8B/10B编解码,为了达到简化实现结构,用于大规模集成电路的目的,研究了现有各种不同的8B/10B编解码的特点和内在相关性,并在此基础上介绍了用一种VHDL设计8B/1B编码逻辑描述的方法,将其设计成专用集成电路或嵌入到FPGA中,构成一个逻辑运算量小,速度快,可靠性高的IP核,最后给出在Altera公司软件平台Quartus II上进行的EDA综合仿真结果.该测试结果为采用本方法设计不同速率的超高速编解码芯片奠定了基础.
推荐文章
一种新的8B/10B 编码器设计
8B/10B 编码
逻辑优化
游程值
8B/10B 编码器新型算法结构的设计与实现
8B/10B
并行编码
游程值
高速通信
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 光纤通道8B/10B编码的ASIC研究与设计
来源期刊 电子器件 学科 工学
关键词 8B/10B8B/10B(8 bit/10 bit)编解码 VHDL FPGA IP核
年,卷(期) 2011,(2) 所属期刊栏目 电子电路设计分析及应用
研究方向 页码范围 210-214
页数 分类号 TN76
字数 3213字 语种 中文
DOI 10.3969/j.issn.1005-9490.2011.02.023
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 唐宁 桂林电子科技大学信息与通信学院 65 243 8.0 12.0
2 唐兴 桂林电子科技大学信息与通信学院 1 10 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (3)
共引文献  (27)
参考文献  (2)
节点文献
引证文献  (10)
同被引文献  (22)
二级引证文献  (63)
2000(2)
  • 参考文献(0)
  • 二级参考文献(2)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(1)
  • 参考文献(1)
  • 二级参考文献(0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2011(1)
  • 引证文献(1)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2014(2)
  • 引证文献(1)
  • 二级引证文献(1)
2015(3)
  • 引证文献(2)
  • 二级引证文献(1)
2016(11)
  • 引证文献(2)
  • 二级引证文献(9)
2017(17)
  • 引证文献(1)
  • 二级引证文献(16)
2018(11)
  • 引证文献(0)
  • 二级引证文献(11)
2019(20)
  • 引证文献(0)
  • 二级引证文献(20)
2020(6)
  • 引证文献(1)
  • 二级引证文献(5)
研究主题发展历程
节点文献
8B/10B8B/10B(8 bit/10 bit)编解码
VHDL
FPGA
IP核
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子器件
双月刊
1005-9490
32-1416/TN
大16开
南京市四牌楼2号
1978
chi
出版文献量(篇)
5460
总下载数(次)
21
总被引数(次)
27643
论文1v1指导