基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
高存储深度是高端数字存储示波器的发展方向之一,应用DDR2存储器能够提高数字示波器的存储深度。本文中,设计并实现了采角IGbitDDR2的最大存储深度为256MB的深存储系统,作者介绍了利用MIG软件工具在Xilinx的Spartan一6系列FPGA中实现DDR2控制器的设计方法,详细叙述了其基本原理并给出了硬件测试结果。
推荐文章
基于DDR2 SDRAM的SAR成像转置存储器的FPGA实现
转置存储器
合成孔径雷达
可编程逻辑器件
DDR2 SDRAM控制器
基于DDR2和FPGA的实时成像转置存储器设计
实时成像处理器
FPGA
转置存储器
DDR2
DDR2 SDRAM控制器的设计与实现
DDR2 SDRAM控制器,FPGA,锁相环,状态机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的DDR2深存储设计
来源期刊 自动化信息 学科 工学
关键词 深存储 DDR2 内存管理模块 数字存储示波器
年,卷(期) zdhxx_2011,(8) 所属期刊栏目
研究方向 页码范围 25-27
页数 3页 分类号 TP2
字数 语种
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 曾浩 电子科技大学白动化工程学院 32 458 11.0 20.0
2 王厚军 电子科技大学白动化工程学院 257 2532 27.0 36.0
3 李修一 电子科技大学白动化工程学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (0)
共引文献  (0)
参考文献  (10)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2008(1)
  • 参考文献(1)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(0)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
深存储
DDR2
内存管理模块
数字存储示波器
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
自动化信息
月刊
1817-0633
成都市小南街123号冠城花园檀香阁3-1
出版文献量(篇)
5766
总下载数(次)
16
论文1v1指导