基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
针对高速实时图像采集系统中数据量大需要缓存的问题,提出一种基于FPGA的SDRAM控制器设计方案.在分析SDRAM基本操作原理的基础上,通过引入状态机和仲裁机制,利用Verilog语言在QuartusⅡ的开发环境中进行设计输入与仿真验证,实现了高速数据的缓存和传榆.详细介绍各模块的具体设计方法以及整体设计的实现过程.实验测试结果表明:该控制器设计灵活、工作稳定可靠,成本低廉,可作为Ip核应用于不同SOC的高速缓存系统中.
推荐文章
基于FPGA的SDRAM控制器设计与实现
SDRAM
FPGA
模块化控制
状态机
页突发
基于AMBA-AHB总线的SDRAM控制器设计
AMBA总线
SDRAM控制器
FPGA
Modelsim仿真
DDR SDRAM控制器的设计与实现
FPGA
片上系统
DDR内存储器
控制器
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 基于FPGA的SDRAM控制器设计方案
来源期刊 兵工自动化 学科 工学
关键词 控制器 SDRAM FPGA Verilog
年,卷(期) 2012,(2) 所属期刊栏目 自动测量与控制
研究方向 页码范围 57-60
页数 分类号 TP332
字数 2449字 语种 中文
DOI 10.3969/j.issn.1006-1576.2012.02.016
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 侯宏录 西安工业大学光电工程学院 72 466 11.0 18.0
2 张文芳 西安工业大学光电工程学院 1 56 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (6)
共引文献  (55)
参考文献  (10)
节点文献
引证文献  (56)
同被引文献  (126)
二级引证文献  (122)
2001(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(2)
  • 参考文献(0)
  • 二级参考文献(2)
2003(2)
  • 参考文献(2)
  • 二级参考文献(0)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(1)
  • 二级参考文献(0)
2006(5)
  • 参考文献(3)
  • 二级参考文献(2)
2007(2)
  • 参考文献(2)
  • 二级参考文献(0)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2012(2)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(2)
  • 二级引证文献(0)
2012(2)
  • 引证文献(2)
  • 二级引证文献(0)
2013(8)
  • 引证文献(7)
  • 二级引证文献(1)
2014(28)
  • 引证文献(11)
  • 二级引证文献(17)
2015(19)
  • 引证文献(8)
  • 二级引证文献(11)
2016(19)
  • 引证文献(6)
  • 二级引证文献(13)
2017(34)
  • 引证文献(12)
  • 二级引证文献(22)
2018(33)
  • 引证文献(9)
  • 二级引证文献(24)
2019(27)
  • 引证文献(1)
  • 二级引证文献(26)
2020(8)
  • 引证文献(0)
  • 二级引证文献(8)
研究主题发展历程
节点文献
控制器
SDRAM
FPGA
Verilog
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
兵工自动化
月刊
1006-1576
51-1419/TP
大16开
四川省绵阳市207信箱
1982
chi
出版文献量(篇)
6566
总下载数(次)
20
总被引数(次)
28636
论文1v1指导