基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
本文根据多核数字信号处理器(Multi-core DSP)片上存储器的特点,针对其二级缓存/静态随机存储器(L2 Cache/SRAM)采用以下几种策略进行了设计和改进.首先去除两级缓存之间的数据包含性,从而降低了二级缓存(L2 Cache)替换造成的一级缓存(L1 Cache)不命中;其次利用影子标签和特定的侦听模式在保证DMA传输过程中数据一致性的基础上有效减少了直接存储器存取(DMA)访问二级静态随机存储器(L2 SRAM)时不必要的侦听操作;最后设计了邻近DSP核的数据体共用模式,提高了多核DSP存储系统的可配置性.
推荐文章
基于VMM的 L2 Cache的验证平台的设计与实现
VMM
L2 Cache
功能验证
System Verilog
功能覆盖率
重用性
多核系统中共享Cache的冒泡替换算法
替换算法
Cache
LRU
冒泡替换
多核
一种基于Open Vera实现的L2 cache验证平台
验证
Vera
二级cache
'龙腾R2'
验证平台
多核处理器片上可重构Cache系统及其机制设计
多核
可重构
Cache
配置
缺失代价
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 多核DSP系统的L2 Cache优化设计
来源期刊 高性能计算技术 学科 工学
关键词 多核DSP 缓存不包含 影子标签 数据体共用
年,卷(期) 2013,(6) 所属期刊栏目 高性能计算技术
研究方向 页码范围 52-57
页数 6页 分类号 TP302.1
字数 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 鲁建壮 国防科学技术大学计算机学院 4 14 2.0 3.0
2 苏萍 国防科学技术大学计算机学院 1 0 0.0 0.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (17)
共引文献  (1)
参考文献  (5)
节点文献
引证文献  (0)
同被引文献  (0)
二级引证文献  (0)
2007(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2011(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(4)
  • 参考文献(0)
  • 二级参考文献(4)
2014(4)
  • 参考文献(1)
  • 二级参考文献(3)
2015(4)
  • 参考文献(0)
  • 二级参考文献(4)
2016(2)
  • 参考文献(0)
  • 二级参考文献(2)
2017(1)
  • 参考文献(0)
  • 二级参考文献(1)
2018(3)
  • 参考文献(0)
  • 二级参考文献(3)
2020(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(4)
  • 参考文献(0)
  • 二级参考文献(4)
  • 引证文献(0)
  • 二级引证文献(0)
研究主题发展历程
节点文献
多核DSP
缓存不包含
影子标签
数据体共用
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
高性能计算技术
双月刊
32-1679/TP
江苏省无锡33信箱353号
chi
出版文献量(篇)
1235
总下载数(次)
12
论文1v1指导