基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
对DDR SDRAM的基本工作特性以及时序进行了分析与研究,基于FPGA提出了一种通用的DDR SDRAM控制器设计方案.在Modelsim上通过了软件功能仿真,并在FPGA芯片上完成了硬件验证.结果表明,该控制器能够较好地完成DDR SDRAM的读写控制,具有读写效率较高、接口电路简单的特点.
推荐文章
基于FPGA的DDR SDRAM控制器的实现
DDR SDRAM控制器
FPGA
tcac
DLL
用Xilinx FPGA实现DDR SDRAM控制器
DDR SDRAM控制器
FPGA
状态机
直接时钟数据捕获
基于Stratix Ⅲ的DDR3 SDRAM控制器设计
FPGA
DDR3SDRAM
ALTMEMPHY
有限状态机
DDR2SDRAM控制器接口的FPGA设计及实现
FPGA器件
DDR2 SDRAM接口
芯片驱动
验证
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 一种基于FPGA的DDR SDRAM控制器的设计
来源期刊 电子科技 学科 工学
关键词 DDR SDRAM 控制器 FPGA
年,卷(期) 2013,(1) 所属期刊栏目 电子·电路
研究方向 页码范围 52-55
页数 4页 分类号 TN79
字数 2420字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 张鉴 合肥工业大学电子科学与应用物理学院 34 291 9.0 16.0
2 肖磊 温州大学物理与电子信息学院 20 64 6.0 7.0
3 陈根亮 合肥工业大学电子科学与应用物理学院 1 7 1.0 1.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (8)
共引文献  (33)
参考文献  (2)
节点文献
引证文献  (7)
同被引文献  (26)
二级引证文献  (10)
2000(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2004(1)
  • 参考文献(0)
  • 二级参考文献(1)
2005(1)
  • 参考文献(0)
  • 二级参考文献(1)
2006(3)
  • 参考文献(0)
  • 二级参考文献(3)
2007(1)
  • 参考文献(0)
  • 二级参考文献(1)
2009(1)
  • 参考文献(1)
  • 二级参考文献(0)
2010(1)
  • 参考文献(1)
  • 二级参考文献(0)
2013(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2014(3)
  • 引证文献(3)
  • 二级引证文献(0)
2015(3)
  • 引证文献(2)
  • 二级引证文献(1)
2016(3)
  • 引证文献(1)
  • 二级引证文献(2)
2017(2)
  • 引证文献(0)
  • 二级引证文献(2)
2018(4)
  • 引证文献(0)
  • 二级引证文献(4)
2020(1)
  • 引证文献(0)
  • 二级引证文献(1)
研究主题发展历程
节点文献
DDR SDRAM
控制器
FPGA
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子科技
月刊
1007-7820
61-1291/TN
大16开
西安电子科技大学
1987
chi
出版文献量(篇)
9344
总下载数(次)
32
论文1v1指导