作者:
基本信息来源于合作网站,原文需代理用户跳转至来源网站获取       
摘要:
将信号的正负变化次数计数,并且计数时间控制为1S即为频率计,本设计将定时器(定时为1S),计数器、显示器等主要部件连接起来,外加对测量信号整形电路、计数器清零电路,内部校准信号等辅助电路有机结合,组成一个实用简单、具有较高精度的数字频率计电路,为广大电子爱好者提供参考.
推荐文章
基于EDA的数字频率计电路设计
数字频率计
EDA
VHDL
波形仿真
基于VHDL语言的数字频率计设计
VHDL EDA 自下至上 自上至下 综合 编程 下载
基于FPGA芯片的数字频率计设计
数字频率计
FPGA
EDA
VHDL
数字频率计的设计与实现
频率计
数字
单片机
内容分析
关键词云
关键词热度
相关文献总数  
(/次)
(/年)
文献信息
篇名 数字频率计电路设计与分析
来源期刊 电子世界 学科
关键词 数字频率计 计数器 定时器 闸门时间 显示器 校准信号 清零电路
年,卷(期) 2013,(3) 所属期刊栏目
研究方向 页码范围 48
页数 分类号
字数 2661字 语种 中文
DOI
五维指标
作者信息
序号 姓名 单位 发文数 被引次数 H指数 G指数
1 王伟明 9 39 4.0 6.0
传播情况
(/次)
(/年)
引文网络
引文网络
二级参考文献  (21)
共引文献  (22)
参考文献  (4)
节点文献
引证文献  (2)
同被引文献  (2)
二级引证文献  (0)
1990(1)
  • 参考文献(0)
  • 二级参考文献(1)
2002(1)
  • 参考文献(0)
  • 二级参考文献(1)
2003(2)
  • 参考文献(0)
  • 二级参考文献(2)
2004(2)
  • 参考文献(0)
  • 二级参考文献(2)
2005(3)
  • 参考文献(0)
  • 二级参考文献(3)
2006(1)
  • 参考文献(0)
  • 二级参考文献(1)
2007(2)
  • 参考文献(0)
  • 二级参考文献(2)
2008(3)
  • 参考文献(0)
  • 二级参考文献(3)
2010(3)
  • 参考文献(1)
  • 二级参考文献(2)
2011(5)
  • 参考文献(2)
  • 二级参考文献(3)
2012(2)
  • 参考文献(1)
  • 二级参考文献(1)
2013(1)
  • 参考文献(0)
  • 二级参考文献(0)
  • 引证文献(1)
  • 二级引证文献(0)
2013(1)
  • 引证文献(1)
  • 二级引证文献(0)
2015(1)
  • 引证文献(1)
  • 二级引证文献(0)
研究主题发展历程
节点文献
数字频率计
计数器
定时器
闸门时间
显示器
校准信号
清零电路
研究起点
研究来源
研究分支
研究去脉
引文网络交叉学科
相关学者/机构
期刊影响力
电子世界
半月刊
1003-0522
11-2086/TN
大16开
北京市
2-892
1979
chi
出版文献量(篇)
36164
总下载数(次)
96
总被引数(次)
46655
论文1v1指导